D/A轉換器進行D/A轉換
發(fā)布時間:2014/7/25 21:38:12 訪問次數(shù):764
WR.:寫信號1,輸入線,低電平有效。
ILE:輸入允許鎖存信號,R26T25602L-D43輸入線,高電平有效。
當ILE、CS和WR.同時有效時,8位輸入寄存器LE.端為高電平“1”,此時寄存器的輸出端Q跟隨輸入端D的電平變化;反之,當LE.端為低電平“0”時,原D端輸入數(shù)據(jù)被鎖存于Q端,在此期間D端電平的變化不影響Q端。
WR::寫信號2,輸入線,低電平有效。
XFER:傳送控制信號,輸入線,低電平有效。
當WR,和XFER同時有效時,8位DAC寄存器LE:端為高電平“1”,此時DAC寄存器的輸出端Q跟隨輸入端D也就是輸入寄存器Q端的電平變化;反之,當LE:端為低電平“0”時,第一級8位輸入寄存器Q端的狀態(tài)則鎖存到第二級8位DAC寄存器中,以便第三級8位D/A轉換器進行D/A轉換。
一般情況下,為了簡化接口電路,可以把WR:和XFER直接接地,使第二級8位DAC寄存器的輸入端到輸出端直通,只有第一級8位輸入寄存器置成可通、可鎖存的單緩沖輸入方式。特殊情況下可采用雙緩沖輸入方式,即把兩個寄存器都分別接成受控方式,例如要求多個D/A轉換器同步工作時,首先將要轉換的數(shù)據(jù)依次置人每個8位輸入寄存器,然后用統(tǒng)一信號(WR:和XFER]再同時打開多個8位DAC寄存器,以便實現(xiàn)多個D/A轉換器同步輸出。
DAC電流輸出端1,一般作為運算放大器差動輸入信號之一。
T2:DAC電流輸出端2,一般作為運算放大器另一個差動輸入信號。
Rm:固化在芯片內的反饋電阻連接端,用于連接運算放大器的輸出端。
基準電壓源端,輸入線,-10V( DC)~+10V( DC)。
工作電壓源端,輸入線,+5V( DC)~+15V( DC)。
AGND:模擬電路地。
DGND:數(shù)字電路地。
這是兩種不同的地,但在一般情況下,這兩種地最后總有一點接在一起,以便提高抗干擾能力。
WR.:寫信號1,輸入線,低電平有效。
ILE:輸入允許鎖存信號,R26T25602L-D43輸入線,高電平有效。
當ILE、CS和WR.同時有效時,8位輸入寄存器LE.端為高電平“1”,此時寄存器的輸出端Q跟隨輸入端D的電平變化;反之,當LE.端為低電平“0”時,原D端輸入數(shù)據(jù)被鎖存于Q端,在此期間D端電平的變化不影響Q端。
WR::寫信號2,輸入線,低電平有效。
XFER:傳送控制信號,輸入線,低電平有效。
當WR,和XFER同時有效時,8位DAC寄存器LE:端為高電平“1”,此時DAC寄存器的輸出端Q跟隨輸入端D也就是輸入寄存器Q端的電平變化;反之,當LE:端為低電平“0”時,第一級8位輸入寄存器Q端的狀態(tài)則鎖存到第二級8位DAC寄存器中,以便第三級8位D/A轉換器進行D/A轉換。
一般情況下,為了簡化接口電路,可以把WR:和XFER直接接地,使第二級8位DAC寄存器的輸入端到輸出端直通,只有第一級8位輸入寄存器置成可通、可鎖存的單緩沖輸入方式。特殊情況下可采用雙緩沖輸入方式,即把兩個寄存器都分別接成受控方式,例如要求多個D/A轉換器同步工作時,首先將要轉換的數(shù)據(jù)依次置人每個8位輸入寄存器,然后用統(tǒng)一信號(WR:和XFER]再同時打開多個8位DAC寄存器,以便實現(xiàn)多個D/A轉換器同步輸出。
DAC電流輸出端1,一般作為運算放大器差動輸入信號之一。
T2:DAC電流輸出端2,一般作為運算放大器另一個差動輸入信號。
Rm:固化在芯片內的反饋電阻連接端,用于連接運算放大器的輸出端。
基準電壓源端,輸入線,-10V( DC)~+10V( DC)。
工作電壓源端,輸入線,+5V( DC)~+15V( DC)。
AGND:模擬電路地。
DGND:數(shù)字電路地。
這是兩種不同的地,但在一般情況下,這兩種地最后總有一點接在一起,以便提高抗干擾能力。
上一篇:8位DAC0832芯片
上一篇:12位DAC1210芯片