DAC1210接口電路
發(fā)布時間:2014/7/25 21:44:55 訪問次數(shù):4253
DAC1210內(nèi)部也有輸入寄存器,但用PC中8位數(shù)據(jù)總線與12位D/A轉(zhuǎn)換器組成接口電路時,R02021需要對數(shù)據(jù)總線采用復用形式。圖2-6是12位D/A轉(zhuǎn)換器DAC1210與PC總線的一種接口電路,它是由DAC1210轉(zhuǎn)換芯片、運算放大器以及地址譯碼電路組成。
與8位DAC0832接口電路不同的是,除了數(shù)據(jù)總線D1~D2與DAC1210高8位DI~DI。直接相連外,D3—D。還要寫DAC1210低4位DI!狣Io復用,因而控制電路也略為復雜。
圖2-6中,CS、WR.和BYTE,/BYTE:組合,用來依次控制8位輸入寄存器(LE,)和4位輸入寄存器( LE:)的選通與鎖存,XFER和WR:用來控制DAC寄存器(LE,)的選通與鎖存,IOW與WR,、WR:連接,用來在執(zhí)行輸出指令時獲得低電平(有效),譯碼的兩條輸出線Y。、Y:分別連到CS和XFER,一條地址線A。連到BYTE./BYTE:,從而成三個口地址:低4位輸入寄存器為380H;高8位輸入寄存器為381H;12位DAC寄存器為384H。
在軟件設(shè)計中,為了實現(xiàn)8位數(shù)據(jù)線D!狣,傳送12位被轉(zhuǎn)換數(shù),主機須分兩次傳送被轉(zhuǎn)換數(shù)。首先將被轉(zhuǎn)換數(shù)的高8位傳給8位輸入寄存器DI.,一DI。,再將低4位傳給4位輸入寄存器DI,~DI。,然后再打開DAC寄存器,把12位數(shù)據(jù)送到12位D/A轉(zhuǎn)換器去轉(zhuǎn)換。當輸出指令執(zhí)行完后,DAC寄存器又自動處于鎖存狀態(tài)以保持D/A轉(zhuǎn)換的輸出不變。設(shè)12位被轉(zhuǎn)換數(shù)的高8位存放在DATA單元中,低4位存放在DATA +1單元中。
DAC1210內(nèi)部也有輸入寄存器,但用PC中8位數(shù)據(jù)總線與12位D/A轉(zhuǎn)換器組成接口電路時,R02021需要對數(shù)據(jù)總線采用復用形式。圖2-6是12位D/A轉(zhuǎn)換器DAC1210與PC總線的一種接口電路,它是由DAC1210轉(zhuǎn)換芯片、運算放大器以及地址譯碼電路組成。
與8位DAC0832接口電路不同的是,除了數(shù)據(jù)總線D1~D2與DAC1210高8位DI~DI。直接相連外,D3—D。還要寫DAC1210低4位DI!狣Io復用,因而控制電路也略為復雜。
圖2-6中,CS、WR.和BYTE,/BYTE:組合,用來依次控制8位輸入寄存器(LE,)和4位輸入寄存器( LE:)的選通與鎖存,XFER和WR:用來控制DAC寄存器(LE,)的選通與鎖存,IOW與WR,、WR:連接,用來在執(zhí)行輸出指令時獲得低電平(有效),譯碼的兩條輸出線Y。、Y:分別連到CS和XFER,一條地址線A。連到BYTE./BYTE:,從而成三個口地址:低4位輸入寄存器為380H;高8位輸入寄存器為381H;12位DAC寄存器為384H。
在軟件設(shè)計中,為了實現(xiàn)8位數(shù)據(jù)線D!狣,傳送12位被轉(zhuǎn)換數(shù),主機須分兩次傳送被轉(zhuǎn)換數(shù)。首先將被轉(zhuǎn)換數(shù)的高8位傳給8位輸入寄存器DI.,一DI。,再將低4位傳給4位輸入寄存器DI,~DI。,然后再打開DAC寄存器,把12位數(shù)據(jù)送到12位D/A轉(zhuǎn)換器去轉(zhuǎn)換。當輸出指令執(zhí)行完后,DAC寄存器又自動處于鎖存狀態(tài)以保持D/A轉(zhuǎn)換的輸出不變。設(shè)12位被轉(zhuǎn)換數(shù)的高8位存放在DATA單元中,低4位存放在DATA +1單元中。
上一篇:接口電路
上一篇:集成芯片V/I變換電路
熱門點擊
- 并行(串行)輸入/串行輸出移位寄存器
- lpm_mux(參數(shù)化選擇器)
- 8段LED顯示器的段選碼
- lpm_mult(參數(shù)化乘法器)
- DAC1210接口電路
- 設(shè)置為頂層文件
- 救護車音效電路
- 參數(shù)化兆功能模塊庫的應用
- ADC0809芯片及其接口電路
- 圖像采集設(shè)備配置
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺儀器中同時實現(xiàn)時域和頻域分析,DS... [詳細]