組合邏輯電路設(shè)計
發(fā)布時間:2015/8/18 21:21:39 訪問次數(shù):808
一、實驗?zāi)康?/span>
1.掌握組合邏輯電路FDPF5N60NZ的分析與設(shè)計方法。
2.學(xué)會電路故障的檢查與排除。
二、實驗原理
組合邏輯電路,是指該電路在任一時刻的輸出狀態(tài)僅由該時刻的輸入信號決定,與電路在此信號輸入之前的狀態(tài)無關(guān)。組合電路通常由一些邏輯門構(gòu)成,而許多具有典型功能的組合電路已集成為商品電路。
1.用與非門實現(xiàn)異或門邏輯功能
兩個變量的異或邏輯函數(shù)式為
一、實驗?zāi)康?/span>
1.掌握組合邏輯電路FDPF5N60NZ的分析與設(shè)計方法。
2.學(xué)會電路故障的檢查與排除。
二、實驗原理
組合邏輯電路,是指該電路在任一時刻的輸出狀態(tài)僅由該時刻的輸入信號決定,與電路在此信號輸入之前的狀態(tài)無關(guān)。組合電路通常由一些邏輯門構(gòu)成,而許多具有典型功能的組合電路已集成為商品電路。
1.用與非門實現(xiàn)異或門邏輯功能
兩個變量的異或邏輯函數(shù)式為
上一篇:CMOS或門邏輯功能測試
上一篇:與非門實現(xiàn)異或門電路
熱門點擊
- 變頻器工作中頻率突然降為5Hz
- 變頻器不能調(diào)速
- 開環(huán)電壓放大倍數(shù)的估測
- 三極管飽和的條件是發(fā)射結(jié)、集電結(jié)均正向偏置
- 二極管的反向擊穿特性
- 74LS20的引腳排列
- 鐵芯和銜鐵通常都是用磁導(dǎo)率高
- 用萬用表判斷集成運算放大器的電極和好壞
- 表面貼裝工藝流程
- 幅度調(diào)制與解調(diào)實驗
推薦技術(shù)資料
- 驅(qū)動板的原理分析
- 先來看看原理圖。圖8所示為底板及其驅(qū)動示意圖,F(xiàn)M08... [詳細]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究