PCB上有許多元器件
發(fā)布時間:2017/3/6 21:48:34 訪問次數(shù):611
在PCB上,并不是所有元器件在上拉/下拉電流上都相同。PCB上有許多元器件, MAX809STRG工作時就會產(chǎn)生不對稱的功耗,這種不對稱的情況會產(chǎn)生電源和地平面的電流不平衡。板級抑制的基本概念就是使與走線、元器件和0Ⅴ的電路參考相關(guān)的PCB內(nèi)部的RF電流最小化,以減小或消除磁通。在不對稱的開關(guān)動作時,電源平面會使磁通的相位隨不同元器件而改變,因此可能不能實現(xiàn)磁通消除的功能。所以當(dāng)走線靠近0Ⅴ參考平面,而不是靠近電源平面時,就可能獲得最優(yōu)的性能。
如果存在緊鄰的3個布線層,則位于中間的信號層就會通過互感與電容性耦合在另外兩個布線層上感應(yīng)高頻電磁能量,從而產(chǎn)生共模騷擾。這種PCB的層分方法不可取,為了實現(xiàn)PCB的電磁兼容性,必須采用鏡像平面技術(shù),即讓容易產(chǎn)生射頻騷擾的高速電路布線層緊鄰著地線層,使得地線層面成為高速信號層的鏡像平面。由于鏡像平面的緊密耦合,射頻電流無須通過其他回路回到源頭去,因而鏡像平面技術(shù)不僅能夠降低接地噪聲,還能夠防止產(chǎn)生接地環(huán)路耦合干擾,這是在進
行PCB設(shè)計時用來減小電磁騷擾的最主要方法之一。在緊密耦合的情況下,鏡像平面能提供100%的耦合效率,這種方式能夠避免共模射頻電流的產(chǎn)生,所以正確地放置鏡像平面或在每一個高速布線層都加一個鏡像平面就可以有效地去除高速信號線所產(chǎn)生的共模高頻電流的輻射影響。
在PCB上,并不是所有元器件在上拉/下拉電流上都相同。PCB上有許多元器件, MAX809STRG工作時就會產(chǎn)生不對稱的功耗,這種不對稱的情況會產(chǎn)生電源和地平面的電流不平衡。板級抑制的基本概念就是使與走線、元器件和0Ⅴ的電路參考相關(guān)的PCB內(nèi)部的RF電流最小化,以減小或消除磁通。在不對稱的開關(guān)動作時,電源平面會使磁通的相位隨不同元器件而改變,因此可能不能實現(xiàn)磁通消除的功能。所以當(dāng)走線靠近0Ⅴ參考平面,而不是靠近電源平面時,就可能獲得最優(yōu)的性能。
如果存在緊鄰的3個布線層,則位于中間的信號層就會通過互感與電容性耦合在另外兩個布線層上感應(yīng)高頻電磁能量,從而產(chǎn)生共模騷擾。這種PCB的層分方法不可取,為了實現(xiàn)PCB的電磁兼容性,必須采用鏡像平面技術(shù),即讓容易產(chǎn)生射頻騷擾的高速電路布線層緊鄰著地線層,使得地線層面成為高速信號層的鏡像平面。由于鏡像平面的緊密耦合,射頻電流無須通過其他回路回到源頭去,因而鏡像平面技術(shù)不僅能夠降低接地噪聲,還能夠防止產(chǎn)生接地環(huán)路耦合干擾,這是在進
行PCB設(shè)計時用來減小電磁騷擾的最主要方法之一。在緊密耦合的情況下,鏡像平面能提供100%的耦合效率,這種方式能夠避免共模射頻電流的產(chǎn)生,所以正確地放置鏡像平面或在每一個高速布線層都加一個鏡像平面就可以有效地去除高速信號線所產(chǎn)生的共模高頻電流的輻射影響。
熱門點擊
- 運算放大器的封裝與圖形符號
- RAC插頭/插座(蓮花插頭/插座)
- 電壓探頭
- 貼片式集成電路
- 接插件的主要特性參數(shù)
- 集成電路的線路設(shè)計
- RC匹配終端可以減少回路功率消耗
- 單結(jié)晶體管質(zhì)量檢測
- 額定電壓
- 單向晶閘管的檢測
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究