印制電路板的抗干擾設(shè)計(jì)
發(fā)布時(shí)間:2017/12/18 20:44:47 訪問次數(shù):417
在印制電路板的設(shè)計(jì)中,為了使所設(shè)計(jì)的產(chǎn)品能夠更好、更有效地工作,必須考慮它的抗干擾能力。印制電路板的抗干擾設(shè)計(jì)與具體電路有著密切的關(guān)系,這里僅就幾項(xiàng)常用措施做一些說明。
1.地線設(shè)計(jì) NBB-302-E
電路中接地點(diǎn)的概念表示零電位,其他電位均是相對(duì)于這一點(diǎn)而言的。在實(shí)際的印制電路板上,地線并不能保證是絕對(duì)零電位,往往存在一個(gè)很小的非零電位值。由于電路中的放大作用,這個(gè)小小的電位便可能產(chǎn)生影響電路性能的干擾――地線共阻抗干擾。
消除地線共阻抗干擾的方法主要有以下幾種。
1)盡量加粗接地線
若接地線很細(xì),接地電位則會(huì)隨電流的變化而變化,致使電子設(shè)備的定時(shí)信號(hào)電平不穩(wěn),抗噪聲性能變壞。因此,應(yīng)將接地線盡量加粗,使它能通過3倍于印制電路板的允許電流。如果有可能,接地線的寬度應(yīng)大于3mm。
2)單J點(diǎn)接地
單點(diǎn)接地(也稱一點(diǎn)接地)是消除地線干擾的基本原則,即將電路中本單元 (級(jí))的各接地元器件盡可能就近接到公共地線的一段或一個(gè)區(qū)域里,如圖⒋⒈16(a)所示;也可以接到一個(gè)分支地線上,如圖⒋⒈I6(b)所示。
在印制電路板的設(shè)計(jì)中,為了使所設(shè)計(jì)的產(chǎn)品能夠更好、更有效地工作,必須考慮它的抗干擾能力。印制電路板的抗干擾設(shè)計(jì)與具體電路有著密切的關(guān)系,這里僅就幾項(xiàng)常用措施做一些說明。
1.地線設(shè)計(jì) NBB-302-E
電路中接地點(diǎn)的概念表示零電位,其他電位均是相對(duì)于這一點(diǎn)而言的。在實(shí)際的印制電路板上,地線并不能保證是絕對(duì)零電位,往往存在一個(gè)很小的非零電位值。由于電路中的放大作用,這個(gè)小小的電位便可能產(chǎn)生影響電路性能的干擾――地線共阻抗干擾。
消除地線共阻抗干擾的方法主要有以下幾種。
1)盡量加粗接地線
若接地線很細(xì),接地電位則會(huì)隨電流的變化而變化,致使電子設(shè)備的定時(shí)信號(hào)電平不穩(wěn),抗噪聲性能變壞。因此,應(yīng)將接地線盡量加粗,使它能通過3倍于印制電路板的允許電流。如果有可能,接地線的寬度應(yīng)大于3mm。
2)單J點(diǎn)接地
單點(diǎn)接地(也稱一點(diǎn)接地)是消除地線干擾的基本原則,即將電路中本單元 (級(jí))的各接地元器件盡可能就近接到公共地線的一段或一個(gè)區(qū)域里,如圖⒋⒈16(a)所示;也可以接到一個(gè)分支地線上,如圖⒋⒈I6(b)所示。
上一篇:引線孔
上一篇:多板多單元單點(diǎn)接地
熱門點(diǎn)擊
- 應(yīng)力遷移
- 電壓斜坡(V-ramp)和電流斜坡(J-ra
- 焊錫絲的拿法
- oBIRCH/XIⅤA案例分析
- 按集成規(guī)模分類
- 發(fā)射極和集電極的判別
- 擴(kuò)散法制備pn結(jié)是利用擴(kuò)散爐
- 錫焊的機(jī)理
- 波形存儲(chǔ)器在這里也叫正弦查找表
- OBIRCH雷射注入技術(shù)在90nm制程失效分
推薦技術(shù)資料
- 單片機(jī)版光立方的制作
- N視頻: http://v.youku.comN_sh... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究