完成頂層電路原理圖的設(shè)計
發(fā)布時間:2018/1/4 12:57:10 訪問次數(shù):1700
1.設(shè)計一個頻率及相位均可控制的具有正弦和余弦輸出的直接數(shù)字頻率合成器。該電路基于Quartus II軟件或其他EDA軟件完成設(shè)計。 A8EC196NU
2.完成頂層電路原理圖的設(shè)計,對LPM ROM宏功能模塊進(jìn)行配置與使用,編寫相應(yīng)功能模塊的HDL設(shè)計程序。
3.對該電路系統(tǒng)采用層次化的方法進(jìn)行設(shè)計,要求設(shè)計層次清晰、合理。
4.根據(jù)EDA實驗開發(fā)系統(tǒng)上的CPLD/FPGA芯片進(jìn)行適配,生成配置文件或JEDEC文件。
5.將配置文件或JEDEC文件下載到EDA實驗開發(fā)系統(tǒng)。
6.將D/A轉(zhuǎn)換芯片的輸出接至示波器上,觀察輸出信號的波形。
7.改變頻率控割字、相位控制字,觀察波形變化。
8.計算信號的輸出頻率,記錄示波器上的信號測試頻率,比較兩者間誤差。
1.設(shè)計一個頻率及相位均可控制的具有正弦和余弦輸出的直接數(shù)字頻率合成器。該電路基于Quartus II軟件或其他EDA軟件完成設(shè)計。 A8EC196NU
2.完成頂層電路原理圖的設(shè)計,對LPM ROM宏功能模塊進(jìn)行配置與使用,編寫相應(yīng)功能模塊的HDL設(shè)計程序。
3.對該電路系統(tǒng)采用層次化的方法進(jìn)行設(shè)計,要求設(shè)計層次清晰、合理。
4.根據(jù)EDA實驗開發(fā)系統(tǒng)上的CPLD/FPGA芯片進(jìn)行適配,生成配置文件或JEDEC文件。
5.將配置文件或JEDEC文件下載到EDA實驗開發(fā)系統(tǒng)。
6.將D/A轉(zhuǎn)換芯片的輸出接至示波器上,觀察輸出信號的波形。
7.改變頻率控割字、相位控制字,觀察波形變化。
8.計算信號的輸出頻率,記錄示波器上的信號測試頻率,比較兩者間誤差。
熱門點擊
- LAYERHYST:信號強(qiáng)度的層遲滯值
- 失去電子以后的施主雜質(zhì)叫作電離施主
- TTL集成電路應(yīng)用須知
- 電力MOSFET的特性
- 完成頂層電路原理圖的設(shè)計
- 驅(qū)動電路的隔離
- 常用電子儀器儀表的使用
- 有速度傳感器的轉(zhuǎn)速或轉(zhuǎn)矩閉環(huán)矢量控制
- MS發(fā)起的PDP上下文的去激活流程
- 采用推式遞推調(diào)度瓶頸以后各級工作站直至輸出緩
推薦技術(shù)資料
- 循線機(jī)器人是機(jī)器人入門和
- 循線機(jī)器人是機(jī)器人入門和比賽最常用的控制方式,E48S... [詳細(xì)]
- 高性能CMOS模擬四通道SPDT多路復(fù)用器應(yīng)
- 頂級汽車壓力傳感器信號調(diào)理芯片 (SSC)
- 通用電源管理集成電路 (PMI
- 2.4Ω低導(dǎo)通電阻
- Arm Cortex-M0+微控制器產(chǎn)品組合
- 硅絕緣體(SOI)工藝8位數(shù)字
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究