設(shè)計(jì)底層模塊。
發(fā)布時(shí)間:2018/2/28 21:33:10 訪問(wèn)次數(shù):334
①消抖動(dòng)電路的設(shè)計(jì)OC-MOOB
●設(shè)計(jì)原理圖。打開(kāi)Quartus II軟件,用原理圖法設(shè)計(jì)消抖動(dòng)電路,如圖5.3.52o)所示。
●文件保存。保存圖形設(shè)計(jì)文件“11g1eJulse・bdf到設(shè)計(jì)文件夾路徑D∶\cllt z bcd\中。
●把它設(shè)為當(dāng)時(shí)的頂層(執(zhí)行菜單Pr句ect/sCt Ⅱ Top乇鉀el Entity命令),并作全程編譯。
●波形仿真分析。仿真結(jié)果如圖5,3,52(b)所示。注意:輸入信號(hào)CTIN接收的是實(shí)驗(yàn)箱中“壓下為低(電平)、抬起為高(電平)”的按鍵信號(hào)(有抖動(dòng)毛刺),消抖動(dòng)電路的輸出信號(hào)CK是沒(méi)有抖動(dòng)毛刺的干凈脈沖信號(hào),代表藥品數(shù)的計(jì)數(shù)脈沖。
●作一次包裝此底層元件入工作庫(kù)的打包操作(執(zhí)行菜單Fi1e/Crcate Defau1t symbol命令),則生成模塊符號(hào)文件sing1eJu1se・bsf,可供以后在頂層設(shè)計(jì)時(shí)調(diào)用。
(b)消抖動(dòng)單脈沖電路的消抖動(dòng)效果仿真圖
圖5,352 消抖動(dòng)單脈沖電路的設(shè)計(jì)及仿真
①消抖動(dòng)電路的設(shè)計(jì)OC-MOOB
●設(shè)計(jì)原理圖。打開(kāi)Quartus II軟件,用原理圖法設(shè)計(jì)消抖動(dòng)電路,如圖5.3.52o)所示。
●文件保存。保存圖形設(shè)計(jì)文件“11g1eJulse・bdf到設(shè)計(jì)文件夾路徑D∶\cllt z bcd\中。
●把它設(shè)為當(dāng)時(shí)的頂層(執(zhí)行菜單Pr句ect/sCt Ⅱ Top乇鉀el Entity命令),并作全程編譯。
●波形仿真分析。仿真結(jié)果如圖5,3,52(b)所示。注意:輸入信號(hào)CTIN接收的是實(shí)驗(yàn)箱中“壓下為低(電平)、抬起為高(電平)”的按鍵信號(hào)(有抖動(dòng)毛刺),消抖動(dòng)電路的輸出信號(hào)CK是沒(méi)有抖動(dòng)毛刺的干凈脈沖信號(hào),代表藥品數(shù)的計(jì)數(shù)脈沖。
●作一次包裝此底層元件入工作庫(kù)的打包操作(執(zhí)行菜單Fi1e/Crcate Defau1t symbol命令),則生成模塊符號(hào)文件sing1eJu1se・bsf,可供以后在頂層設(shè)計(jì)時(shí)調(diào)用。
(b)消抖動(dòng)單脈沖電路的消抖動(dòng)效果仿真圖
圖5,352 消抖動(dòng)單脈沖電路的設(shè)計(jì)及仿真
熱門點(diǎn)擊
- 集電極最大允許電流
- 與CCD相比,CMOS圖像傳感器具有以下優(yōu)點(diǎn)
- 紅外線接收電路
- Quartus Ⅱ的層次化設(shè)計(jì)
- 設(shè)計(jì)一個(gè)繼電器驅(qū)動(dòng)電路
- 氣體放電管的續(xù)流遮斷是沒(méi)計(jì)電路需要重點(diǎn)考慮的
- TSs在響應(yīng)時(shí)間、結(jié)電容方面具有與TⅤs相同
- 單面印制電路板的制造工藝流程
- 應(yīng)力強(qiáng)度模型
- 指針式萬(wàn)用表如何測(cè)電阻、交直流電壓、直流電流
推薦技術(shù)資料
- 滑雪繞樁機(jī)器人
- 本例是一款非常有趣,同時(shí)又有一定調(diào)試難度的玩法。EDE2116AB... [詳細(xì)]
- AMOLED顯示驅(qū)動(dòng)芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計(jì)
- GB300 超級(jí)芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個(gè)最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究