差分信號(hào)在高速電路設(shè)計(jì)中的應(yīng)用越來越廣泛
發(fā)布時(shí)間:2019/2/4 19:41:46 訪問次數(shù):952
PCB上銅箔導(dǎo)線的布局及相鄰導(dǎo)線間的串?dāng)_等因素決定著PCB的EMC性能,運(yùn)用正確的布線策略可以較好解決這些問題。
差分信號(hào)在高速電路設(shè)計(jì)中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號(hào)往往都要采用差分結(jié)構(gòu)設(shè)計(jì)。A3977SLPTR-T通俗地說,差分信號(hào)就是驅(qū)動(dòng)端發(fā)送兩個(gè)等值、反相的信號(hào),接收端通過比較這兩個(gè)電壓的差值來判斷邏輯狀態(tài)是0還是1,或確認(rèn)模擬信號(hào)的幅值大小。而承載差分信號(hào)的一對(duì)走線就稱為差分走線。
時(shí)序定位精確。對(duì)于數(shù)字電路,由于差分信號(hào)的開關(guān)變化是位于兩個(gè)信 號(hào)的交點(diǎn),而不像普通單端信號(hào)依靠高低兩個(gè)閾值電壓判斷,因而受工藝和溫度的影響小,能降低時(shí)序上的誤差,同時(shí)也更適合于低幅度信號(hào)的電路。目前,流行的 低電壓差分信號(hào)技術(shù)(LcJw Ⅴolt鴨e Illfferenhal⒏bollJhg,LⅤDS)就是指這種小振幅 差分信號(hào)技術(shù)。
差分布線要求:一是兩條線的長度要盡量一樣,等長是為了保證兩個(gè)差分信號(hào) 時(shí)刻保持相反極性,減少共模分量;二是兩線的間距要保持不變,也就是要保持平 行,等距和平行是為了保證兩者差分阻抗一致,減少反射。
兩條差分走線要適當(dāng)?shù)乜拷⑶移叫。平行的方式有兩種,一是兩條線在同一 走線層,二是兩條線在上下相鄰兩層。適當(dāng)?shù)乜拷菫榱藴p少差分阻抗及其影響, 差分阻抗是涉及差分對(duì)的重要參數(shù)。
差分信號(hào)和普通的單端信號(hào)走線相比,最明顯的優(yōu)勢(shì)體現(xiàn)在以下三個(gè)方面。
(1)抗干擾能力強(qiáng)。因?yàn)閮筛罘肿呔之間的耦合很好,當(dāng)外界存在騷擾時(shí),幾乎是同時(shí)被耦合到兩條線上,而接收端關(guān)心的只是兩信號(hào)的差值,所以外界的共模騷擾可以被完全抵消。
(2)能有效抑制電磁騷擾發(fā)射。同樣的道理,由于兩信號(hào)的極性相反,它們對(duì)外輻射的電磁場(chǎng)可以相互抵消,耦合得越緊密,泄放到外界的電磁能量越少。
PCB上銅箔導(dǎo)線的布局及相鄰導(dǎo)線間的串?dāng)_等因素決定著PCB的EMC性能,運(yùn)用正確的布線策略可以較好解決這些問題。
差分信號(hào)在高速電路設(shè)計(jì)中的應(yīng)用越來越廣泛,電路中最關(guān)鍵的信號(hào)往往都要采用差分結(jié)構(gòu)設(shè)計(jì)。A3977SLPTR-T通俗地說,差分信號(hào)就是驅(qū)動(dòng)端發(fā)送兩個(gè)等值、反相的信號(hào),接收端通過比較這兩個(gè)電壓的差值來判斷邏輯狀態(tài)是0還是1,或確認(rèn)模擬信號(hào)的幅值大小。而承載差分信號(hào)的一對(duì)走線就稱為差分走線。
時(shí)序定位精確。對(duì)于數(shù)字電路,由于差分信號(hào)的開關(guān)變化是位于兩個(gè)信 號(hào)的交點(diǎn),而不像普通單端信號(hào)依靠高低兩個(gè)閾值電壓判斷,因而受工藝和溫度的影響小,能降低時(shí)序上的誤差,同時(shí)也更適合于低幅度信號(hào)的電路。目前,流行的 低電壓差分信號(hào)技術(shù)(LcJw Ⅴolt鴨e Illfferenhal⒏bollJhg,LⅤDS)就是指這種小振幅 差分信號(hào)技術(shù)。
差分布線要求:一是兩條線的長度要盡量一樣,等長是為了保證兩個(gè)差分信號(hào) 時(shí)刻保持相反極性,減少共模分量;二是兩線的間距要保持不變,也就是要保持平 行,等距和平行是為了保證兩者差分阻抗一致,減少反射。
兩條差分走線要適當(dāng)?shù)乜拷⑶移叫。平行的方式有兩種,一是兩條線在同一 走線層,二是兩條線在上下相鄰兩層。適當(dāng)?shù)乜拷菫榱藴p少差分阻抗及其影響, 差分阻抗是涉及差分對(duì)的重要參數(shù)。
差分信號(hào)和普通的單端信號(hào)走線相比,最明顯的優(yōu)勢(shì)體現(xiàn)在以下三個(gè)方面。
(1)抗干擾能力強(qiáng)。因?yàn)閮筛罘肿呔之間的耦合很好,當(dāng)外界存在騷擾時(shí),幾乎是同時(shí)被耦合到兩條線上,而接收端關(guān)心的只是兩信號(hào)的差值,所以外界的共模騷擾可以被完全抵消。
(2)能有效抑制電磁騷擾發(fā)射。同樣的道理,由于兩信號(hào)的極性相反,它們對(duì)外輻射的電磁場(chǎng)可以相互抵消,耦合得越緊密,泄放到外界的電磁能量越少。
熱門點(diǎn)擊
- 低頻磁場(chǎng)抗擾度測(cè)試
- 東京電子的刻蝕機(jī)主要采用電容耦合等離子(CC
- 濾波電容中采用兩級(jí)Y電容的共模濾波
- 分地后的數(shù)字電路噪聲干擾電流依然流經(jīng)模擬敏感
- EFT/B抗擾度測(cè)試問題原理
- 熱敏電阻器是一種對(duì)溫度敏感的電阻器
- 兩種半導(dǎo)體的交界面附近的區(qū)域稱為PN結(jié)
- 電子與空穴將遠(yuǎn)離耗盡區(qū)而使耗盡區(qū)變寬
- 電容在低于諧振頻率時(shí)呈現(xiàn)容性
- 在高頻電磁場(chǎng)下,采用薄層金屬作為外殼或內(nèi)襯材
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究