LM4890MM-X 門電路與負(fù)載之間的匹配
發(fā)布時(shí)間:2019/10/12 17:56:07 訪問次數(shù):2262
LM4890MM-X如果要求請求信號RE和允許信號A乙均為高電平有效,而芯片IC的使能端EⅣ仍為低有效,可以采用如圖3.5.7(a)所示的控制電路。G2門可以看成是輸人為高電平有效,輸出為低電平有效的與門,用一片包含4個(gè)2輸入的與非門74HCT00實(shí)現(xiàn)。
如果要求請求信號RE和允許信號Al均為低電平有效,而芯片IC的使能端EⅣ為高電平有效,則采用如圖3.5.7(b)所示的控制電路。G2門可以看成是輸人為低電平有效,輸出為高電平有效的與門。根據(jù)圖3.5,2可知,G2門是或非門的等效符號,可以用或非門74HCT02實(shí)現(xiàn)。
同理,如果要求請求信號RE和允許信號AL均為高電平有效,芯片IC的使能信號也為高電平有效,則采用如圖3.5.7(c)所示的控制電路。G2門為輸人、輸出均是高電平有效的與門,用與門74HCT08實(shí)現(xiàn)。
列出正邏輯體系或非門和負(fù)邏輯體系與非門的真值表,并說明兩者的等效關(guān)系。
為什么說邏輯符號及其等效符號不是正負(fù)邏輯關(guān)系?
對于小圓圈在輸人端或者是輸出端的非門,其邏輯運(yùn)算結(jié)果是否相同,所表達(dá)的含義是否相同?
以上討論了幾種邏輯門電路,重點(diǎn)討論了CMOs和TTL兩種電路。在具體的應(yīng)用中,可以根據(jù)傳輸延遲時(shí)間、功耗、噪聲容限、帶負(fù)載能力等要求來選擇器件。有時(shí)需要將兩種邏輯系列的器件混合使用,因此就出現(xiàn)了不同邏輯門電路之間的接口問題,以及門電路與負(fù)載之間的匹配等問題。下面對幾個(gè)實(shí)際問題進(jìn)行討論。
各種門電路之間的接口問題
在數(shù)字電路或系統(tǒng)的設(shè)計(jì)中,往往由于工作速度或者功耗指標(biāo)的要求,需要將多種邏輯器件混合使用,例如,同時(shí)使用CMOs和TTL兩種器件。由于不同邏輯器件的電壓和電流參數(shù)各不相同,因而需要采用接口電路,一般需要考慮以下因素:
第一是邏輯門電路的扇出問題,即驅(qū)動(dòng)器件必須能對負(fù)載器件提供足夠的灌電流或者拉電流。
灌電流情況下應(yīng)滿足: iol(max)≥JIL(total) (3・6・1)
拉電流情況下應(yīng)滿足: ioh(max)≥rm(total) (3.6.2)
第二是邏輯電平兼容性問題,驅(qū)動(dòng)器件的輸出電壓必須滿足負(fù)載器件所要求的高電平或者低電平輸入電壓的范圍。即
voh(min)≥vIn(min) (3.6.3)
vol(max)≤vIL(max) (⒊6.4)
其余如噪聲容限、輸入和輸出電容以及開關(guān)速度等參數(shù)在某些設(shè)計(jì)中也必須予以考慮。下面分別就5V供電電壓的CMOs電路與TTL電路,以及不同供電電壓的邏輯電路之間的接口問題進(jìn)行討論。
LM4890MM-X如果要求請求信號RE和允許信號A乙均為高電平有效,而芯片IC的使能端EⅣ仍為低有效,可以采用如圖3.5.7(a)所示的控制電路。G2門可以看成是輸人為高電平有效,輸出為低電平有效的與門,用一片包含4個(gè)2輸入的與非門74HCT00實(shí)現(xiàn)。
如果要求請求信號RE和允許信號Al均為低電平有效,而芯片IC的使能端EⅣ為高電平有效,則采用如圖3.5.7(b)所示的控制電路。G2門可以看成是輸人為低電平有效,輸出為高電平有效的與門。根據(jù)圖3.5,2可知,G2門是或非門的等效符號,可以用或非門74HCT02實(shí)現(xiàn)。
同理,如果要求請求信號RE和允許信號AL均為高電平有效,芯片IC的使能信號也為高電平有效,則采用如圖3.5.7(c)所示的控制電路。G2門為輸人、輸出均是高電平有效的與門,用與門74HCT08實(shí)現(xiàn)。
列出正邏輯體系或非門和負(fù)邏輯體系與非門的真值表,并說明兩者的等效關(guān)系。
為什么說邏輯符號及其等效符號不是正負(fù)邏輯關(guān)系?
對于小圓圈在輸人端或者是輸出端的非門,其邏輯運(yùn)算結(jié)果是否相同,所表達(dá)的含義是否相同?
以上討論了幾種邏輯門電路,重點(diǎn)討論了CMOs和TTL兩種電路。在具體的應(yīng)用中,可以根據(jù)傳輸延遲時(shí)間、功耗、噪聲容限、帶負(fù)載能力等要求來選擇器件。有時(shí)需要將兩種邏輯系列的器件混合使用,因此就出現(xiàn)了不同邏輯門電路之間的接口問題,以及門電路與負(fù)載之間的匹配等問題。下面對幾個(gè)實(shí)際問題進(jìn)行討論。
各種門電路之間的接口問題
在數(shù)字電路或系統(tǒng)的設(shè)計(jì)中,往往由于工作速度或者功耗指標(biāo)的要求,需要將多種邏輯器件混合使用,例如,同時(shí)使用CMOs和TTL兩種器件。由于不同邏輯器件的電壓和電流參數(shù)各不相同,因而需要采用接口電路,一般需要考慮以下因素:
第一是邏輯門電路的扇出問題,即驅(qū)動(dòng)器件必須能對負(fù)載器件提供足夠的灌電流或者拉電流。
灌電流情況下應(yīng)滿足: iol(max)≥JIL(total) (3・6・1)
拉電流情況下應(yīng)滿足: ioh(max)≥rm(total) (3.6.2)
第二是邏輯電平兼容性問題,驅(qū)動(dòng)器件的輸出電壓必須滿足負(fù)載器件所要求的高電平或者低電平輸入電壓的范圍。即
voh(min)≥vIn(min) (3.6.3)
vol(max)≤vIL(max) (⒊6.4)
其余如噪聲容限、輸入和輸出電容以及開關(guān)速度等參數(shù)在某些設(shè)計(jì)中也必須予以考慮。下面分別就5V供電電壓的CMOs電路與TTL電路,以及不同供電電壓的邏輯電路之間的接口問題進(jìn)行討論。
熱門點(diǎn)擊
- KM29N32000ATS 邏輯門控SR鎖存
- 什么是衰減:不同類型及其成因 SIM7230
- RD9.1S-T1觸發(fā)器的激勵(lì)方程
- LM4890MM-X 門電路與負(fù)載之間的匹配
- 在電力網(wǎng)中起分配電能作用的網(wǎng)絡(luò)就稱為配電網(wǎng)
- MAX902EPD 時(shí)序電路的邏輯功能
- 計(jì)數(shù)式ⅤFC型A-D轉(zhuǎn)換器的基本原理
- TLE4968-1L 電阻的串聯(lián)并聯(lián)混聯(lián)
- 9977GM 串繞磁通的作用
- J025-52209 直流電動(dòng)機(jī)的基本工作原
推薦技術(shù)資料
- 聲道前級設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- 電磁與聲學(xué)結(jié)合混合濾波技術(shù)(H
- 超高性能芯片式電磁濾波技術(shù)(S
- 紫、藍(lán)、綠光激光二極管工藝封測
- SPICE模型ROHM Lev
- 高性能碳化硅(SiC)MOS功
- 新一代光纖通信的光收發(fā)器接收器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究