KM29N32000ATS 邏輯門控SR鎖存器
發(fā)布時間:2019/10/14 17:56:57 訪問次數(shù):4579
KM29N32000ATS前面所討論的基本sR鎖存器的輸出狀態(tài)是由輸入信號S或R直接控制的,而圖5.2.8(a)所示電路在基本SR鎖存器前增加了一對邏輯門G3、G4,用鎖存使能信號E控制鎖存器在某一指定時刻根據(jù)s、R輸入信號確定輸出狀態(tài)。這種鎖存器稱為邏輯門控SR鎖存器。與基本sR鎖存器相比,邏輯門控sR鎖存器增加了鎖存使能輸入端E。通過控制E端電平,可以實現(xiàn)多個鎖存器同步進行數(shù)據(jù)鎖存。
由圖5.2.8(a)可知,輸人信號s、R要經(jīng)過門G3和G4傳遞,這兩個門同時受E信號控制。當E為0時,G3和G4被封鎖,s、R端的電平不會影響鎖存器的狀態(tài);當E為1時,G3和G4打開,將S、R端的信號傳送到基本SR鎖存器的輸人端,從而確定0和0端的狀態(tài)。顯然,當E為1時,邏輯門控SR鎖存器的功能與表5.2.1一致。若這時輸人信號s=R=1,則Q=0=0,鎖存器處于不確定狀態(tài)。當E恢復(fù)為0時,由于O3、O4同時回到0,由Gl、G2構(gòu)成的基本SR鎖存器出現(xiàn)圖5.2.3中⑤所指示的情況,將不能確定鎖存器的狀態(tài),因此,這種鎖存器必須嚴格遵守sR=0的約束條件。
圖5.2.8(b)所示是邏輯門控SR鎖存器的邏輯符號,其方框內(nèi)用C1和1R、1S表達內(nèi)部邏輯之間的關(guān)聯(lián)關(guān)系。C表示這種關(guān)聯(lián)屬于控制類型,其后綴用標識序號“1”表示該輸人的邏輯狀態(tài)對所有以“1”作為前綴的輸人起控制作用。輸人R和S受C1的控制,故R和S之前分別以標識序號“1”作為前綴。圖5,2.8(b)所示的邏輯符號有兩個輸出端,分別以0和0命名。0端的小圓圈表示方框外部的邏輯狀態(tài)永遠是內(nèi)部的邏輯非狀態(tài),而0端狀態(tài)則永遠與內(nèi)部狀態(tài)一致。這樣,不通過圖5.2.8(a)所示的邏輯電路,僅從抽象的邏輯符號也可以理解邏輯門控sR鎖存器各輸入、輸出信號之間的邏輯 E關(guān)系。
例5.2,3 圖5,2.8(a)所示邏輯門控SR鎖存器的E、S、R的波形如圖5.2,9中虛線上邊所示,鎖存器的原始狀態(tài)為Q=0,Q=1,試畫出Q3、Q4、0和0的波形。
解:從圖5.2.8(a)所示的邏輯電路圖得Q3=S・E,Q4=R・E。于是,可根據(jù)E、s和R的波形畫出o3和Q4的波形。圖5.2.8(a)中G1、G2構(gòu)成基本SR鎖存器,再根據(jù)表5.2.1即可畫出0和O的波形,全部波形如圖5.2,9所示。
由于約束條件sR=0的限制,因而實際上很少直接應(yīng)用這種邏輯門控SR鎖存器。但是,許多集成鎖存器和觸發(fā)器都是由這種鎖存器構(gòu)成的,所以它仍是重要的基本邏輯單元電路。
KM29N32000ATS前面所討論的基本sR鎖存器的輸出狀態(tài)是由輸入信號S或R直接控制的,而圖5.2.8(a)所示電路在基本SR鎖存器前增加了一對邏輯門G3、G4,用鎖存使能信號E控制鎖存器在某一指定時刻根據(jù)s、R輸入信號確定輸出狀態(tài)。這種鎖存器稱為邏輯門控SR鎖存器。與基本sR鎖存器相比,邏輯門控sR鎖存器增加了鎖存使能輸入端E。通過控制E端電平,可以實現(xiàn)多個鎖存器同步進行數(shù)據(jù)鎖存。
由圖5.2.8(a)可知,輸人信號s、R要經(jīng)過門G3和G4傳遞,這兩個門同時受E信號控制。當E為0時,G3和G4被封鎖,s、R端的電平不會影響鎖存器的狀態(tài);當E為1時,G3和G4打開,將S、R端的信號傳送到基本SR鎖存器的輸人端,從而確定0和0端的狀態(tài)。顯然,當E為1時,邏輯門控SR鎖存器的功能與表5.2.1一致。若這時輸人信號s=R=1,則Q=0=0,鎖存器處于不確定狀態(tài)。當E恢復(fù)為0時,由于O3、O4同時回到0,由Gl、G2構(gòu)成的基本SR鎖存器出現(xiàn)圖5.2.3中⑤所指示的情況,將不能確定鎖存器的狀態(tài),因此,這種鎖存器必須嚴格遵守sR=0的約束條件。
圖5.2.8(b)所示是邏輯門控SR鎖存器的邏輯符號,其方框內(nèi)用C1和1R、1S表達內(nèi)部邏輯之間的關(guān)聯(lián)關(guān)系。C表示這種關(guān)聯(lián)屬于控制類型,其后綴用標識序號“1”表示該輸人的邏輯狀態(tài)對所有以“1”作為前綴的輸人起控制作用。輸人R和S受C1的控制,故R和S之前分別以標識序號“1”作為前綴。圖5,2.8(b)所示的邏輯符號有兩個輸出端,分別以0和0命名。0端的小圓圈表示方框外部的邏輯狀態(tài)永遠是內(nèi)部的邏輯非狀態(tài),而0端狀態(tài)則永遠與內(nèi)部狀態(tài)一致。這樣,不通過圖5.2.8(a)所示的邏輯電路,僅從抽象的邏輯符號也可以理解邏輯門控sR鎖存器各輸入、輸出信號之間的邏輯 E關(guān)系。
例5.2,3 圖5,2.8(a)所示邏輯門控SR鎖存器的E、S、R的波形如圖5.2,9中虛線上邊所示,鎖存器的原始狀態(tài)為Q=0,Q=1,試畫出Q3、Q4、0和0的波形。
解:從圖5.2.8(a)所示的邏輯電路圖得Q3=S・E,Q4=R・E。于是,可根據(jù)E、s和R的波形畫出o3和Q4的波形。圖5.2.8(a)中G1、G2構(gòu)成基本SR鎖存器,再根據(jù)表5.2.1即可畫出0和O的波形,全部波形如圖5.2,9所示。
由于約束條件sR=0的限制,因而實際上很少直接應(yīng)用這種邏輯門控SR鎖存器。但是,許多集成鎖存器和觸發(fā)器都是由這種鎖存器構(gòu)成的,所以它仍是重要的基本邏輯單元電路。
上一篇:IRF632 D鎖存器
熱門點擊
- KM29N32000ATS 邏輯門控SR鎖存
- 什么是衰減:不同類型及其成因 SIM7230
- RD9.1S-T1觸發(fā)器的激勵方程
- LM4890MM-X 門電路與負載之間的匹配
- MAX902EPD 時序電路的邏輯功能
- 計數(shù)式ⅤFC型A-D轉(zhuǎn)換器的基本原理
- TLE4968-1L 電阻的串聯(lián)并聯(lián)混聯(lián)
- 9977GM 串繞磁通的作用
- J025-52209 直流電動機的基本工作原
- AOT3N60 多組觸點的繼電器
推薦技術(shù)資料
- 聲道前級設(shè)計特點
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細]
- MPS 啟動器開發(fā)板/評估套件(EVKT/P
- 12V、6A 四路降壓電源管理 IC
- 數(shù)字恒定導(dǎo)通時間控制模式(COT)
- 同步降壓PWM DC-DC線性
- ADC 技術(shù)參數(shù)與應(yīng)用需求之
- 反激變換器傳導(dǎo)和輻射電磁干擾分
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究