DAC121S101CIMM石英晶體振蕩器
發(fā)布時間:2019/10/19 16:08:18 訪問次數(shù):1757
DAC121S101CIMM典型集成電路,的內部邏輯電路如圖6,5,24所示 ,它的扭環(huán)形計數(shù)原理與圖 6.5,23(a)相同 ,只是增加了輸人控制和輸出譯碼電路 ,其典型的計數(shù)波形如圖6,5,25所示。由圖可見 ,當以CPO作為計數(shù)信號時,CP1可作為低電平有效的使能端,CP1=0,則在CPO上升沿觸發(fā)計數(shù) ;當以CP1作為計數(shù)信號時CP.可作為高電平有效使能端 ,CP=1,在 CP1下降沿觸發(fā)計數(shù)。 CR為計數(shù)器清零端 ,高電平有效。 05~9輸出端可提占空比為÷的進位信號。
電平敏感的鎖存器和脈沖邊沿敏感的寄存器在數(shù)據(jù)寄存操作上有何不同?
用D鎖存器能否構成移位寄存器或計數(shù)器?為什么?
如何用雙向移位寄存器實現(xiàn)二進制數(shù)據(jù)的×2n和/2運算?
同步和異步二進制計數(shù)器各有什么特點?在需要高速計數(shù)并對計數(shù)值譯碼時應采用哪種計數(shù)器?
電子鐘表中的石英晶體振蕩器一般采用32.768Khz的振蕩頻率,需要使用多少位二進制計數(shù)器分頻才能得到周期為1S的秒信號?設計一個能得到分脈沖信號的計數(shù)器.
能否用具有同步清零功能的二進制計數(shù)器采購反饋清零法來構成N進制計數(shù)器?
某電視圖像系統(tǒng)中需要五百一十二進制計數(shù)器,如何用本節(jié)介紹的集成計數(shù)器來構成?
DAC121S101CIMM典型集成電路,的內部邏輯電路如圖6,5,24所示 ,它的扭環(huán)形計數(shù)原理與圖 6.5,23(a)相同 ,只是增加了輸人控制和輸出譯碼電路 ,其典型的計數(shù)波形如圖6,5,25所示。由圖可見 ,當以CPO作為計數(shù)信號時,CP1可作為低電平有效的使能端,CP1=0,則在CPO上升沿觸發(fā)計數(shù) ;當以CP1作為計數(shù)信號時CP.可作為高電平有效使能端 ,CP=1,在 CP1下降沿觸發(fā)計數(shù)。 CR為計數(shù)器清零端 ,高電平有效。 05~9輸出端可提占空比為÷的進位信號。
電平敏感的鎖存器和脈沖邊沿敏感的寄存器在數(shù)據(jù)寄存操作上有何不同?
用D鎖存器能否構成移位寄存器或計數(shù)器?為什么?
如何用雙向移位寄存器實現(xiàn)二進制數(shù)據(jù)的×2n和/2運算?
同步和異步二進制計數(shù)器各有什么特點?在需要高速計數(shù)并對計數(shù)值譯碼時應采用哪種計數(shù)器?
電子鐘表中的石英晶體振蕩器一般采用32.768Khz的振蕩頻率,需要使用多少位二進制計數(shù)器分頻才能得到周期為1S的秒信號?設計一個能得到分脈沖信號的計數(shù)器.
能否用具有同步清零功能的二進制計數(shù)器采購反饋清零法來構成N進制計數(shù)器?
某電視圖像系統(tǒng)中需要五百一十二進制計數(shù)器,如何用本節(jié)介紹的集成計數(shù)器來構成?