HDSP-431G設(shè)計(jì)項(xiàng)目的編譯
發(fā)布時(shí)間:2019/10/25 22:00:34 訪問(wèn)次數(shù):627
HDSP-431G上述工作完成后,由軟件自動(dòng)完成布局與布線工作,它以最優(yōu)的方式對(duì)邏G件布局,并準(zhǔn)確地完成元件之間的連線。
時(shí)序仿真使用包含延時(shí)信息的編譯網(wǎng)表,不僅測(cè)試邏輯功能,還測(cè)試設(shè)計(jì)的邏輯在目標(biāo)器件中最差情況下的時(shí)序關(guān)系,它和器件的實(shí)際工作情況基本一致,因此對(duì)整個(gè)設(shè)計(jì)項(xiàng)目進(jìn)行時(shí)序仿真,分析其時(shí)序關(guān)系,評(píng)估設(shè)計(jì)的性能是非常必要的。
器件的編程與測(cè)試,在對(duì)設(shè)計(jì)的文件進(jìn)行處理時(shí),軟件會(huì)自動(dòng)產(chǎn)生供編程用的數(shù)據(jù)文件。對(duì)CPLD器件,編程文件為熔絲圖文件;而對(duì)FPGA器件,編程文件為位流數(shù)據(jù)文件。對(duì)具有在系統(tǒng)編程功能的器件,可以使用相應(yīng)的編程軟件,通過(guò)編程電纜直接將編程數(shù)據(jù)寫(xiě)入到器件中。對(duì)沒(méi)有在系統(tǒng)編程接口的器件,則需要使用專(zhuān)用編程器,才能對(duì)器件編程。對(duì)器件的編程完成后,需要對(duì)器件的功能進(jìn)行
實(shí)際測(cè)試。
對(duì)于熟悉MAX+PLUS Ⅱ的用戶,在啟動(dòng)Quartus Ⅱ軟件后,選擇Tods|Customize…菜單命令,在對(duì)話框的Genera1頁(yè)面選擇MAX+PLUS Ⅱ選項(xiàng),單擊Apply按鈕后,重新啟動(dòng)Quartus Ⅱ軟件,則此時(shí)主窗口圖形用戶界面與
MAX+PLUS Ⅱ軟件的界面類(lèi)似。
下面以Ⅴerilog HDL設(shè)計(jì)十進(jìn)制計(jì)數(shù)器為例,從輸入設(shè)計(jì)文件、設(shè)計(jì)項(xiàng)目的編譯、設(shè)計(jì)項(xiàng)目的仿真驗(yàn)證和器件編程四個(gè)方面對(duì)Quartus Ⅱ軟件的使用進(jìn)行簡(jiǎn)單介紹。受篇幅所限,原理圖(或稱為方塊圖)輸人方式不作介紹,詳細(xì)使用方法可以參考軟件幫助文檔。
使用向?qū)Ы⑿鹿こ?并輸入設(shè)計(jì)文件,啟動(dòng)Quartus Ⅱ軟件后,從Fne菜單下選擇New Project Wizzard,按照提示輸人設(shè)計(jì)項(xiàng)目的路徑,項(xiàng)目名稱以及頂層模塊的名稱。然后選擇Fne|New...命令,出現(xiàn)圖B.2.1所示界面,選擇設(shè)計(jì)文件的輸入方式,例如Verilog HDLFile,則會(huì)打開(kāi)輸人編輯窗口,輸入設(shè)計(jì)文件后,保存文件。
在上述操作完成后,出現(xiàn)圖B.2.2所示的主窗口。窗口結(jié)構(gòu)與一般Win~
dows中應(yīng)用程序的窗口類(lèi)似,主要由標(biāo)題信息欄、主菜單欄、圖標(biāo)便捷工具欄、窗口主體以及底部的輔助信息提示欄組成。在窗口主體中,左邊的是項(xiàng)目
圖B.2,2 Quartus Ⅱ主窗口受篇幅所限,窗口中的菜單功能和使用方法可以參考軟件幫助文檔,此處不再贅述。
設(shè)計(jì)項(xiàng)目的編譯,Quartus Ⅱ編譯器主要完成設(shè)計(jì)項(xiàng)目的檢查和邏輯綜合,將項(xiàng)目的最終設(shè)成.
HDSP-431G上述工作完成后,由軟件自動(dòng)完成布局與布線工作,它以最優(yōu)的方式對(duì)邏G件布局,并準(zhǔn)確地完成元件之間的連線。
時(shí)序仿真使用包含延時(shí)信息的編譯網(wǎng)表,不僅測(cè)試邏輯功能,還測(cè)試設(shè)計(jì)的邏輯在目標(biāo)器件中最差情況下的時(shí)序關(guān)系,它和器件的實(shí)際工作情況基本一致,因此對(duì)整個(gè)設(shè)計(jì)項(xiàng)目進(jìn)行時(shí)序仿真,分析其時(shí)序關(guān)系,評(píng)估設(shè)計(jì)的性能是非常必要的。
器件的編程與測(cè)試,在對(duì)設(shè)計(jì)的文件進(jìn)行處理時(shí),軟件會(huì)自動(dòng)產(chǎn)生供編程用的數(shù)據(jù)文件。對(duì)CPLD器件,編程文件為熔絲圖文件;而對(duì)FPGA器件,編程文件為位流數(shù)據(jù)文件。對(duì)具有在系統(tǒng)編程功能的器件,可以使用相應(yīng)的編程軟件,通過(guò)編程電纜直接將編程數(shù)據(jù)寫(xiě)入到器件中。對(duì)沒(méi)有在系統(tǒng)編程接口的器件,則需要使用專(zhuān)用編程器,才能對(duì)器件編程。對(duì)器件的編程完成后,需要對(duì)器件的功能進(jìn)行
實(shí)際測(cè)試。
對(duì)于熟悉MAX+PLUS Ⅱ的用戶,在啟動(dòng)Quartus Ⅱ軟件后,選擇Tods|Customize…菜單命令,在對(duì)話框的Genera1頁(yè)面選擇MAX+PLUS Ⅱ選項(xiàng),單擊Apply按鈕后,重新啟動(dòng)Quartus Ⅱ軟件,則此時(shí)主窗口圖形用戶界面與
MAX+PLUS Ⅱ軟件的界面類(lèi)似。
下面以Ⅴerilog HDL設(shè)計(jì)十進(jìn)制計(jì)數(shù)器為例,從輸入設(shè)計(jì)文件、設(shè)計(jì)項(xiàng)目的編譯、設(shè)計(jì)項(xiàng)目的仿真驗(yàn)證和器件編程四個(gè)方面對(duì)Quartus Ⅱ軟件的使用進(jìn)行簡(jiǎn)單介紹。受篇幅所限,原理圖(或稱為方塊圖)輸人方式不作介紹,詳細(xì)使用方法可以參考軟件幫助文檔。
使用向?qū)Ы⑿鹿こ?并輸入設(shè)計(jì)文件,啟動(dòng)Quartus Ⅱ軟件后,從Fne菜單下選擇New Project Wizzard,按照提示輸人設(shè)計(jì)項(xiàng)目的路徑,項(xiàng)目名稱以及頂層模塊的名稱。然后選擇Fne|New...命令,出現(xiàn)圖B.2.1所示界面,選擇設(shè)計(jì)文件的輸入方式,例如Verilog HDLFile,則會(huì)打開(kāi)輸人編輯窗口,輸入設(shè)計(jì)文件后,保存文件。
在上述操作完成后,出現(xiàn)圖B.2.2所示的主窗口。窗口結(jié)構(gòu)與一般Win~
dows中應(yīng)用程序的窗口類(lèi)似,主要由標(biāo)題信息欄、主菜單欄、圖標(biāo)便捷工具欄、窗口主體以及底部的輔助信息提示欄組成。在窗口主體中,左邊的是項(xiàng)目
圖B.2,2 Quartus Ⅱ主窗口受篇幅所限,窗口中的菜單功能和使用方法可以參考軟件幫助文檔,此處不再贅述。
設(shè)計(jì)項(xiàng)目的編譯,Quartus Ⅱ編譯器主要完成設(shè)計(jì)項(xiàng)目的檢查和邏輯綜合,將項(xiàng)目的最終設(shè)成.
熱門(mén)點(diǎn)擊
- UPW2G4R7MPD 摩根定律去掉非號(hào)
- Abra成立于2014年,是加密資產(chǎn)合成領(lǐng)域
- pc7447AMGH1000NB 共陰極顯示
- STM32F103RET6 繼電器線圈兩端失
- J025-52209 并勵(lì)線圈回路上的電阻器
- 0009521065 TN和TP的柵極等效電
- 0713491047光耦控制的三極管
- 英飛凌發(fā)明了一種采用混合調(diào)光模
- CSN0810S 齒輪減速器
- M5M27C201K-15繼電器吸合時(shí)間曲線
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細(xì)]
- iNEMO系統(tǒng)級(jí)封裝 (SiP
- 增強(qiáng)型模塊化輸入輸出系統(tǒng) (eMIOS)
- 最新60和100V器件FERD
- 32位汽車(chē)微控制器SPC5系列
- 新一代高性能接近和測(cè)距傳感器
- 新型場(chǎng)效應(yīng)整流二極管(FERD
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究