SLD2083CZ數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ)
發(fā)布時(shí)間:2020/1/26 18:26:21 訪問(wèn)次數(shù):758
SLD2083CZ寄存器傳輸語(yǔ)言,試說(shuō)明下列寄存器傳輸語(yǔ)言所描述的功能,如圖10.2.3和10.2.4所示.
rl+⒕←⒕~B
T2+ A(一⒕+B+1
r1+r2(~△+B, C←D∨B
ifr1=1 then(C(-A)else if r2=1 then(c(-B.)
試用寄存器傳輸語(yǔ)言描述題10.2.5所描述的數(shù)字系統(tǒng)的傳輸操作。
數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ),注: 水本附錄的參數(shù)參考Texas Instruments公司在可聯(lián)網(wǎng)站∶提供的集成電路產(chǎn)品數(shù)據(jù),以及文獻(xiàn)[3],測(cè)量條件為ycc=5Ⅴ,cL=15p「,Td=25℃=74 HC和74HCT的測(cè)試頻率為1 MHz.~更詳細(xì)的參數(shù)、可查閱有關(guān)器件的數(shù)據(jù)手冊(cè)。
沐Ⅴ。指帶同類(lèi)門(mén)的扇出數(shù),如果保證CMOS驅(qū)動(dòng)門(mén)的高電平輸出為4,9V,74HC和74 HCT的Ⅳ。為20。當(dāng)允許其高電平輸出降至TTL門(mén)的邏輯電平時(shí),Ⅳ。為4000,考慮CⅥ0S門(mén)的輸人電容的影響,實(shí)際要比此數(shù)小,CMOS利丁丁L邏輯閘電路的技術(shù)參數(shù)Ⅳ輸人和輸出電流.
Altera公司的Quartus Ⅱ軟件主要用于開(kāi)發(fā)該公司的FPGA和CPLD器件,它提供邏輯設(shè)計(jì)、綜合、布局和布線、仿真驗(yàn)證、對(duì)器件編程等功能,可以替代該公司早期的MAX+Plus Ⅱ軟件。目前Quartus Ⅱ 5.0軟件是該公司2005年推出的最新版本。
安裝Quadus Ⅱ 5.0版本的最低硬件配置為:奔騰Ⅱ400 MHz CPU,512 MB以上系統(tǒng)內(nèi)存,大于1.2 GB安裝該軟件所需的最小硬盤(pán)空間。軟件運(yùn)行環(huán)境為: Windows NT4/2000/XP。
利用開(kāi)發(fā)軟件和編程工具對(duì)FPGA和CPLD器件進(jìn)行設(shè)計(jì)開(kāi)發(fā)的一般設(shè)計(jì)流程如圖B.1,1所示,它包括設(shè)計(jì)準(zhǔn)各、輸人設(shè)計(jì)文件、處理設(shè)計(jì)文件、功能仿真、時(shí)序仿真、器件編程和實(shí)際測(cè)試等步驟。
設(shè)計(jì)準(zhǔn)備在設(shè)計(jì)一個(gè)數(shù)字電路或系統(tǒng)之前,設(shè)計(jì)者首先根據(jù)任務(wù)要求,例如系統(tǒng)的功能、復(fù)雜度、系統(tǒng)工作速度、成本等因素,選擇合適的設(shè)計(jì)方案和合適的器件類(lèi)型,然后采用自頂向下的方法對(duì)系統(tǒng)進(jìn)行劃分,并用適當(dāng)?shù)姆绞綄?duì)系統(tǒng)的邏輯功能進(jìn)行描述。
圖B.1.1 Quartus Ⅱ軟件開(kāi)發(fā)流程功能仿真,處理設(shè)計(jì)件時(shí)序仿真編程器件,基于Quaus軟件的設(shè)計(jì)流程,基于Quadus ll軟件的設(shè)計(jì)流程輸入設(shè)計(jì)文件編譯.
深圳市唯有度科技有限公司http://wydkj.51dzw.com/
SLD2083CZ寄存器傳輸語(yǔ)言,試說(shuō)明下列寄存器傳輸語(yǔ)言所描述的功能,如圖10.2.3和10.2.4所示.
rl+⒕←⒕~B
T2+ A(一⒕+B+1
r1+r2(~△+B, C←D∨B
ifr1=1 then(C(-A)else if r2=1 then(c(-B.)
試用寄存器傳輸語(yǔ)言描述題10.2.5所描述的數(shù)字系統(tǒng)的傳輸操作。
數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ),注: 水本附錄的參數(shù)參考Texas Instruments公司在可聯(lián)網(wǎng)站∶提供的集成電路產(chǎn)品數(shù)據(jù),以及文獻(xiàn)[3],測(cè)量條件為ycc=5Ⅴ,cL=15p「,Td=25℃=74 HC和74HCT的測(cè)試頻率為1 MHz.~更詳細(xì)的參數(shù)、可查閱有關(guān)器件的數(shù)據(jù)手冊(cè)。
沐Ⅴ。指帶同類(lèi)門(mén)的扇出數(shù),如果保證CMOS驅(qū)動(dòng)門(mén)的高電平輸出為4,9V,74HC和74 HCT的Ⅳ。為20。當(dāng)允許其高電平輸出降至TTL門(mén)的邏輯電平時(shí),Ⅳ。為4000,考慮CⅥ0S門(mén)的輸人電容的影響,實(shí)際要比此數(shù)小,CMOS利丁丁L邏輯閘電路的技術(shù)參數(shù)Ⅳ輸人和輸出電流.
Altera公司的Quartus Ⅱ軟件主要用于開(kāi)發(fā)該公司的FPGA和CPLD器件,它提供邏輯設(shè)計(jì)、綜合、布局和布線、仿真驗(yàn)證、對(duì)器件編程等功能,可以替代該公司早期的MAX+Plus Ⅱ軟件。目前Quartus Ⅱ 5.0軟件是該公司2005年推出的最新版本。
安裝Quadus Ⅱ 5.0版本的最低硬件配置為:奔騰Ⅱ400 MHz CPU,512 MB以上系統(tǒng)內(nèi)存,大于1.2 GB安裝該軟件所需的最小硬盤(pán)空間。軟件運(yùn)行環(huán)境為: Windows NT4/2000/XP。
利用開(kāi)發(fā)軟件和編程工具對(duì)FPGA和CPLD器件進(jìn)行設(shè)計(jì)開(kāi)發(fā)的一般設(shè)計(jì)流程如圖B.1,1所示,它包括設(shè)計(jì)準(zhǔn)各、輸人設(shè)計(jì)文件、處理設(shè)計(jì)文件、功能仿真、時(shí)序仿真、器件編程和實(shí)際測(cè)試等步驟。
設(shè)計(jì)準(zhǔn)備在設(shè)計(jì)一個(gè)數(shù)字電路或系統(tǒng)之前,設(shè)計(jì)者首先根據(jù)任務(wù)要求,例如系統(tǒng)的功能、復(fù)雜度、系統(tǒng)工作速度、成本等因素,選擇合適的設(shè)計(jì)方案和合適的器件類(lèi)型,然后采用自頂向下的方法對(duì)系統(tǒng)進(jìn)行劃分,并用適當(dāng)?shù)姆绞綄?duì)系統(tǒng)的邏輯功能進(jìn)行描述。
圖B.1.1 Quartus Ⅱ軟件開(kāi)發(fā)流程功能仿真,處理設(shè)計(jì)件時(shí)序仿真編程器件,基于Quaus軟件的設(shè)計(jì)流程,基于Quadus ll軟件的設(shè)計(jì)流程輸入設(shè)計(jì)文件編譯.
深圳市唯有度科技有限公司http://wydkj.51dzw.com/
熱門(mén)點(diǎn)擊
- MC047A 選擇呼叫系統(tǒng)的代碼
- MAX3222CUPT 過(guò)壓純氧供氧
- T494C107M010AT壓接絕緣層末端
- PS7142-1B-A幅頻特性和相頻特性的表
- SI3510飛機(jī)座艙空氣分配系統(tǒng)
- SI3100-KS 防撞系統(tǒng)用TCAS表示
- CG-L53B2 跳開(kāi)關(guān)面板位置
- AR9380-AL1A雙極型工藝制成了小規(guī)模
- LISA-U100 機(jī)翼和發(fā)動(dòng)
- GBPC15 機(jī)械自鎖式接觸器
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- 首款新結(jié)構(gòu)硅基外腔混合集成光源芯片
- 全大核架構(gòu) X930 超大核的
- 計(jì)算子系統(tǒng)(Compute Sub Syst
- Neoverse CSS V3 架構(gòu)R
- Arm Neoverse CP
- Dimensity 9400芯
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究