語音處理引擎及H.264/265智能編解碼技術(shù)提高RISC-V質(zhì)量
發(fā)布時(shí)間:2022/1/13 9:01:17 訪問次數(shù):426
整合型數(shù)字隔離器產(chǎn)品MP(Q)278系列,這是MP(Q)276和MIDxxW0505以及外圍電路的一個(gè)高度集成的方案。MP(Q)278系列的參數(shù)與MP(Q)276保持一致,客戶也非常欣賞這種架構(gòu),因?yàn)榭梢詭椭鋵?shí)現(xiàn)一個(gè)簡化度較高的設(shè)計(jì),而無需負(fù)擔(dān)額外單獨(dú)的變壓器帶來的開發(fā)周期和成本。
隨著大功率系統(tǒng)這樣的市場趨勢發(fā)展,對開關(guān)頻率要求越來越高,會有更高的dv/dt(斜坡爬升和下降速率)。這時(shí)候就需要講反激拓?fù)鋬?yōu)化成LLC的拓?fù)洹?/span>
變壓器驅(qū)動器主要是通過變壓器造一個(gè)輔助的供電系統(tǒng),將原邊側(cè)的輸入電壓進(jìn)行隔離,驅(qū)動副邊側(cè)進(jìn)行供電應(yīng)用,副邊級也需要單獨(dú)的一路供電設(shè)計(jì)。
TSMC 28nm HPC+工藝制程,64位高性能RISC-V四核,主頻高達(dá)1.5GHz,支持主流的Linux、VxWorks、RTOS操作系統(tǒng)。具有強(qiáng)大的圖像視頻處理系統(tǒng),內(nèi)置的圖像視頻處理子系統(tǒng)支持H265/H264編解碼。
處理器產(chǎn)品,算力0.5TOPs ,臺積電22nm ULP工藝,自研圖像ISP,9*9 QFN封裝,支持2路視頻輸入,最大分辨率2880*1620@30fps,集成第二代全自研深度學(xué)習(xí)張量處理器(TPU),智能圖像處理引擎(Smart ISP),硬件級別高度安全資料保護(hù)架構(gòu)(Security),語音處理引擎及H.264/265智能編解碼技術(shù)。
Codasip為RISC-V市場提供了一系列處理器解決方案,它們可以幫助各種應(yīng)用優(yōu)化性能。
該處理器IP的設(shè)計(jì)驗(yàn)證是Codasip在向下一代IP發(fā)展時(shí),繼續(xù)提供最高質(zhì)量處理器的基礎(chǔ)。每項(xiàng)附加的、可選的功能都會使驗(yàn)證工作量增加一倍。
Imperas提供的解決之道是通過使用仿真將持續(xù)集成/持續(xù)開發(fā)工作應(yīng)用到一個(gè)復(fù)雜的處理器DV環(huán)境中,從而支持Codasip的開發(fā),并在不影響可選功能的情況下提供效率優(yōu)勢。Imperas和Codasip有一個(gè)共同的愿景,即提高RISC-V的質(zhì)量是其成功的關(guān)鍵。

(素材來源:轉(zhuǎn)載自網(wǎng)絡(luò),如涉版權(quán)請聯(lián)系刪除,特別感謝)
整合型數(shù)字隔離器產(chǎn)品MP(Q)278系列,這是MP(Q)276和MIDxxW0505以及外圍電路的一個(gè)高度集成的方案。MP(Q)278系列的參數(shù)與MP(Q)276保持一致,客戶也非常欣賞這種架構(gòu),因?yàn)榭梢詭椭鋵?shí)現(xiàn)一個(gè)簡化度較高的設(shè)計(jì),而無需負(fù)擔(dān)額外單獨(dú)的變壓器帶來的開發(fā)周期和成本。
隨著大功率系統(tǒng)這樣的市場趨勢發(fā)展,對開關(guān)頻率要求越來越高,會有更高的dv/dt(斜坡爬升和下降速率)。這時(shí)候就需要講反激拓?fù)鋬?yōu)化成LLC的拓?fù)洹?/span>
變壓器驅(qū)動器主要是通過變壓器造一個(gè)輔助的供電系統(tǒng),將原邊側(cè)的輸入電壓進(jìn)行隔離,驅(qū)動副邊側(cè)進(jìn)行供電應(yīng)用,副邊級也需要單獨(dú)的一路供電設(shè)計(jì)。
TSMC 28nm HPC+工藝制程,64位高性能RISC-V四核,主頻高達(dá)1.5GHz,支持主流的Linux、VxWorks、RTOS操作系統(tǒng)。具有強(qiáng)大的圖像視頻處理系統(tǒng),內(nèi)置的圖像視頻處理子系統(tǒng)支持H265/H264編解碼。
處理器產(chǎn)品,算力0.5TOPs ,臺積電22nm ULP工藝,自研圖像ISP,9*9 QFN封裝,支持2路視頻輸入,最大分辨率2880*1620@30fps,集成第二代全自研深度學(xué)習(xí)張量處理器(TPU),智能圖像處理引擎(Smart ISP),硬件級別高度安全資料保護(hù)架構(gòu)(Security),語音處理引擎及H.264/265智能編解碼技術(shù)。
Codasip為RISC-V市場提供了一系列處理器解決方案,它們可以幫助各種應(yīng)用優(yōu)化性能。
該處理器IP的設(shè)計(jì)驗(yàn)證是Codasip在向下一代IP發(fā)展時(shí),繼續(xù)提供最高質(zhì)量處理器的基礎(chǔ)。每項(xiàng)附加的、可選的功能都會使驗(yàn)證工作量增加一倍。
Imperas提供的解決之道是通過使用仿真將持續(xù)集成/持續(xù)開發(fā)工作應(yīng)用到一個(gè)復(fù)雜的處理器DV環(huán)境中,從而支持Codasip的開發(fā),并在不影響可選功能的情況下提供效率優(yōu)勢。Imperas和Codasip有一個(gè)共同的愿景,即提高RISC-V的質(zhì)量是其成功的關(guān)鍵。

(素材來源:轉(zhuǎn)載自網(wǎng)絡(luò),如涉版權(quán)請聯(lián)系刪除,特別感謝)
熱門點(diǎn)擊
- 控制環(huán)路要COMP1引腳上電容器進(jìn)行補(bǔ)償及小
- Dboot的存在Cboot的電壓始終會比VC
- ISP和NPU能夠進(jìn)行高達(dá)500萬像素的高分
- MP6501A以整步半步1/4步或1/8步模
- 協(xié)調(diào)器通過串口與PC機(jī)相連85歐姆差分阻抗的
- 0.8微米BiCMOS/BCD工藝制造坐標(biāo)變
- LED的間歇閃爍輸入高頻率PWM持續(xù)控制8路
- 語音處理引擎及H.264/265智能編解碼技
- 傳輸線以及L2的連接點(diǎn)在安全認(rèn)證方面3750
- 8mm×8mm56引腳引線框架芯片級封裝(L
推薦技術(shù)資料
- 按鈕與燈的互動實(shí)例
- 現(xiàn)在趕快去看看這個(gè)目錄卞有什么。FGA15N120AN... [詳細(xì)]