Actel新款I(lǐng)P內(nèi)核可簡(jiǎn)化FPGA系統(tǒng)設(shè)計(jì)
發(fā)布時(shí)間:2008/5/28 0:00:00 訪問(wèn)次數(shù):550
actel公司近日為其fpga推出一款新的ip內(nèi)核,該產(chǎn)品為雙倍數(shù)據(jù)率(ddr)的sdram存儲(chǔ)器提供了高性能的同步接口。
新推的coreddr內(nèi)核具有完全的管道架構(gòu),支持1,024mb存儲(chǔ)器,能為消費(fèi)電子、通信、工業(yè)和軍事應(yīng)用提供較高的數(shù)據(jù)率。此外該內(nèi)核的存儲(chǔ)器控制器能根據(jù)系統(tǒng)和存儲(chǔ)器特性需求進(jìn)行定制,可設(shè)計(jì)最大的存儲(chǔ)帶寬并提高系統(tǒng)性能。
coreddr控制器專為actel基于反熔絲(antifuse)的axcelerator與rtax-s fpga而設(shè)計(jì),支持標(biāo)準(zhǔn)sdram芯片和dimm存儲(chǔ)器模塊,能為sdram存儲(chǔ)器提供所有初始化和刷新功能。
該器件可通過(guò)簡(jiǎn)單的局域總線接口接受讀寫命令,并將這些請(qǐng)求轉(zhuǎn)換為sdram器件所需的命令序列,通過(guò)局域總線接口coreddr還易于連接該公司的corepcix。coreddr內(nèi)核支持突發(fā)的讀寫請(qǐng)求,能實(shí)現(xiàn)高達(dá)100%的傳輸效率并最大化sdram帶寬和系統(tǒng)性能。為進(jìn)一步增強(qiáng)性能,該控制器的存儲(chǔ)管理邏輯能同時(shí)監(jiān)視多達(dá)4個(gè)sdram條以減少訪問(wèn)延遲。
actel提供coreddr的網(wǎng)表和rtl源碼版本以及一個(gè)完整的測(cè)試平臺(tái)。網(wǎng)表版本簡(jiǎn)化了系統(tǒng)的集成,rtl版本可完全定制。coreddr售價(jià)為4,000美元(僅供參考)。免費(fèi)評(píng)估版可在actel相關(guān)網(wǎng)頁(yè)(www.actel.com/products/ip)下載。
actel公司近日為其fpga推出一款新的ip內(nèi)核,該產(chǎn)品為雙倍數(shù)據(jù)率(ddr)的sdram存儲(chǔ)器提供了高性能的同步接口。
新推的coreddr內(nèi)核具有完全的管道架構(gòu),支持1,024mb存儲(chǔ)器,能為消費(fèi)電子、通信、工業(yè)和軍事應(yīng)用提供較高的數(shù)據(jù)率。此外該內(nèi)核的存儲(chǔ)器控制器能根據(jù)系統(tǒng)和存儲(chǔ)器特性需求進(jìn)行定制,可設(shè)計(jì)最大的存儲(chǔ)帶寬并提高系統(tǒng)性能。
coreddr控制器專為actel基于反熔絲(antifuse)的axcelerator與rtax-s fpga而設(shè)計(jì),支持標(biāo)準(zhǔn)sdram芯片和dimm存儲(chǔ)器模塊,能為sdram存儲(chǔ)器提供所有初始化和刷新功能。
該器件可通過(guò)簡(jiǎn)單的局域總線接口接受讀寫命令,并將這些請(qǐng)求轉(zhuǎn)換為sdram器件所需的命令序列,通過(guò)局域總線接口coreddr還易于連接該公司的corepcix。coreddr內(nèi)核支持突發(fā)的讀寫請(qǐng)求,能實(shí)現(xiàn)高達(dá)100%的傳輸效率并最大化sdram帶寬和系統(tǒng)性能。為進(jìn)一步增強(qiáng)性能,該控制器的存儲(chǔ)管理邏輯能同時(shí)監(jiān)視多達(dá)4個(gè)sdram條以減少訪問(wèn)延遲。
actel提供coreddr的網(wǎng)表和rtl源碼版本以及一個(gè)完整的測(cè)試平臺(tái)。網(wǎng)表版本簡(jiǎn)化了系統(tǒng)的集成,rtl版本可完全定制。coreddr售價(jià)為4,000美元(僅供參考)。免費(fèi)評(píng)估版可在actel相關(guān)網(wǎng)頁(yè)(www.actel.com/products/ip)下載。
熱門點(diǎn)擊
- 基于FPGA的可編程定時(shí)器/計(jì)數(shù)器8253的
- PLC和PLD的區(qū)別與聯(lián)系
- Xilinx FPGA全局時(shí)鐘和第二全局時(shí)鐘
- 基于FPGA片上PowerPC和VxWork
- 基于FPGA的數(shù)字正交混頻變換算法的實(shí)現(xiàn)
- 使用C編譯器+ICD2調(diào)試程序需要注意的問(wèn)題
- Altera發(fā)布低成本低功耗CPLD EPM
- 基于VHDL的彩燈控制
- 32位單精度浮點(diǎn)乘法器的FPGA實(shí)現(xiàn)
- 用CAM實(shí)現(xiàn)OC-48線速字符串匹配的FPG
推薦技術(shù)資料
- 聲道前級(jí)設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級(jí)不同,EP9307-CRZ這臺(tái)分... [詳細(xì)]
- AMOLED顯示驅(qū)動(dòng)芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計(jì)
- GB300 超級(jí)芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個(gè)最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究