基于EPM7128設(shè)計的數(shù)據(jù)合并轉(zhuǎn)換器
發(fā)布時間:2007/4/23 0:00:00 訪問次數(shù):571
|
您現(xiàn)在的位置:下載 ,151910K | IDT7205 的貨源和報價 IDT7205 的相關(guān)技術(shù)信息 | 其他型號 | 北京德天恒業(yè)科技發(fā)展有限公司聯(lián)系人:銷售部 電話:010-51665864 | 新亞科技(深圳)電子有限公司聯(lián)系人:何先生 電話:086-755-61289243 | 北京振興誠達(dá)國際電子技術(shù)有限公司聯(lián)系人:王小姐 電話:010-82642409/82642171/82642408/82641497 | 北京益寶欣科技有限公司聯(lián)系人:郭小姐/孫先生/沈小姐/馬先生 電話:010-82673417/62553671/62554607/62576651 | |||
>>更多供應(yīng)商 |
基于EPM7128設(shè)計的數(shù)據(jù)合并轉(zhuǎn)換器
摘要:介紹了基于CPLD芯片EPM7128設(shè)計的數(shù)據(jù)合并轉(zhuǎn)換器。其中,控制串行口數(shù)據(jù)合并時間的計數(shù)器電路和并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)的移位電路都是在CPLD中完成的,數(shù)據(jù)塊合并由相應(yīng)的軟件實現(xiàn),最終形成CPM流輸出。
關(guān)鍵詞:CPLD 數(shù)據(jù)合并轉(zhuǎn)換器 串行口 PCM流
數(shù)據(jù)交換機(jī)的傳送速率很高,當(dāng)其和串行口通信時,在發(fā)送前把數(shù)據(jù)分為兩部分分別發(fā)送到串行口,然后經(jīng)過數(shù)據(jù)合并轉(zhuǎn)換器把各個串行口的數(shù)據(jù)合并在一起并轉(zhuǎn)換成PCM流。本文介紹了基于CPLD芯片EPM7128設(shè)計的數(shù)據(jù)合并轉(zhuǎn)換器。
1 數(shù)據(jù)合并轉(zhuǎn)換器硬件電路
EPM7128是可編程的大規(guī)模邏輯器件,為ALTERA公司的MAX7000系列產(chǎn)品,具有高阻抗、電可擦等特點(diǎn),可用門單元為2500個,管腳間最大延遲為5ns,工作電壓為+5V。
IDT7205為FIFO型異步讀寫的存儲器芯片,容量為8192×9比特,存取時間為12ns,有空、半滿、滿三個標(biāo)志位,最大功耗為660mW,工作電壓為+5V。
MSM4860DX屬于PC104嵌入式系統(tǒng)的5X86系旬,為AMD-133MHz CPU,具有COM1、COM2兩個串口,一個LPT并口,一個ELOPPY接口,一個IDE接口,一個VGA/LCD接口,一個AT-KEYBOARD接口,16個中斷,額定功率為8W,工作電壓為+5V。
1.2 數(shù)據(jù)合并轉(zhuǎn)換器電路框圖
可編程的數(shù)據(jù)合并轉(zhuǎn)換器電路框圖如圖1所示。圖中,DB為數(shù)據(jù)總線,AB為地址總線,R和W分別為讀寫信號線,INT5、INT7、INT10 INT11為四個中斷,CS1、CS2和CS3是在CPLD內(nèi)部生成的地址譯碼器Addr-encoder分別送給分頻器、兩個串行口的片選信號,ORG是晶振送給分頻器的振蕩脈沖,CLK是分頻器輸出的脈沖FRAMECLK和PCMCLK,WFIFO、R
|
您現(xiàn)在的位置:下載 ,151910K | IDT7205 的貨源和報價 IDT7205 的相關(guān)技術(shù)信息 | 其他型號 | 北京德天恒業(yè)科技發(fā)展有限公司聯(lián)系人:銷售部 電話:010-51665864 | 新亞科技(深圳)電子有限公司聯(lián)系人:何先生 電話:086-755-61289243 | 北京振興誠達(dá)國際電子技術(shù)有限公司聯(lián)系人:王小姐 電話:010-82642409/82642171/82642408/82641497 | 北京益寶欣科技有限公司聯(lián)系人:郭小姐/孫先生/沈小姐/馬先生 電話:010-82673417/62553671/62554607/62576651 | |||
>>更多供應(yīng)商 |
基于EPM7128設(shè)計的數(shù)據(jù)合并轉(zhuǎn)換器
摘要:介紹了基于CPLD芯片EPM7128設(shè)計的數(shù)據(jù)合并轉(zhuǎn)換器。其中,控制串行口數(shù)據(jù)合并時間的計數(shù)器電路和并行數(shù)據(jù)轉(zhuǎn)換成串行數(shù)據(jù)的移位電路都是在CPLD中完成的,數(shù)據(jù)塊合并由相應(yīng)的軟件實現(xiàn),最終形成CPM流輸出。
關(guān)鍵詞:CPLD 數(shù)據(jù)合并轉(zhuǎn)換器 串行口 PCM流
數(shù)據(jù)交換機(jī)的傳送速率很高,當(dāng)其和串行口通信時,在發(fā)送前把數(shù)據(jù)分為兩部分分別發(fā)送到串行口,然后經(jīng)過數(shù)據(jù)合并轉(zhuǎn)換器把各個串行口的數(shù)據(jù)合并在一起并轉(zhuǎn)換成PCM流。本文介紹了基于CPLD芯片EPM7128設(shè)計的數(shù)據(jù)合并轉(zhuǎn)換器。
1 數(shù)據(jù)合并轉(zhuǎn)換器硬件電路
EPM7128是可編程的大規(guī)模邏輯器件,為ALTERA公司的MAX7000系列產(chǎn)品,具有高阻抗、電可擦等特點(diǎn),可用門單元為2500個,管腳間最大延遲為5ns,工作電壓為+5V。
IDT7205為FIFO型異步讀寫的存儲器芯片,容量為8192×9比特,存取時間為12ns,有空、半滿、滿三個標(biāo)志位,最大功耗為660mW,工作電壓為+5V。
MSM4860DX屬于PC104嵌入式系統(tǒng)的5X86系旬,為AMD-133MHz CPU,具有COM1、COM2兩個串口,一個LPT并口,一個ELOPPY接口,一個IDE接口,一個VGA/LCD接口,一個AT-KEYBOARD接口,16個中斷,額定功率為8W,工作電壓為+5V。
1.2 數(shù)據(jù)合并轉(zhuǎn)換器電路框圖
可編程的數(shù)據(jù)合并轉(zhuǎn)換器電路框圖如圖1所示。圖中,DB為數(shù)據(jù)總線,AB為地址總線,R和W分別為讀寫信號線,INT5、INT7、INT10 INT11為四個中斷,CS1、CS2和CS3是在CPLD內(nèi)部生成的地址譯碼器Addr-encoder分別送給分頻器、兩個串行口的片選信號,ORG是晶振送給分頻器的振蕩脈沖,CLK是分頻器輸出的脈沖FRAMECLK和PCMCLK,WFIFO、R
熱門點(diǎn)擊
- 用Protel99SE實現(xiàn)脈沖電路的仿真
- RS編譯碼的一種硬件解決方案
- 基于EDA的交通燈控制系統(tǒng)(圖)
- CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
- 基于EPM7128設(shè)計的數(shù)據(jù)合并轉(zhuǎn)換器
- 非定長碼高速實時拼接專用集成電路的研制
- 多分辨率圖像實時采集系統(tǒng)的FPGA邏輯設(shè)計
推薦技術(shù)資料
- 聲道前級設(shè)計特點(diǎn)
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究