浓毛老太交欧美老妇热爱乱,蜜臀性色av免费,妺妺窝人体色www看美女,久久久久久久久久久大尺度免费视频,麻豆人妻无码性色av专区

位置:51電子網(wǎng) » 技術(shù)資料 » 接口電路

SPI-4接口的時(shí)鐘方案

發(fā)布時(shí)間:2008/9/19 0:00:00 訪(fǎng)問(wèn)次數(shù):568

  面對(duì)當(dāng)今復(fù)雜的fpga設(shè)計(jì),時(shí)鐘是至關(guān)重要的,工程的成敗往往取決于它。而對(duì)于spi-0接口設(shè)計(jì)來(lái)說(shuō),由于輸入時(shí)鐘高于311 mhz,并且是雙沿采樣的,所以時(shí)鐘設(shè)計(jì)顯得更加重要。對(duì)于xilinx virtex-5器件來(lái)說(shuō),內(nèi)部提供了全局時(shí)鐘和區(qū)域時(shí)鐘兩大時(shí)鐘網(wǎng)絡(luò),我們分別利用這兩大資源來(lái)設(shè)計(jì)spi-4的時(shí)鐘方案。全局時(shí)鐘如圖1所示,區(qū)域時(shí)鐘如圖2所示。其中,rdclk是sink core的輸入時(shí)鐘,sysclk為source core的參考時(shí)鐘,tsclk為source core的狀態(tài)信息通道的輸入時(shí)鐘,用戶(hù)可以根據(jù)實(shí)際情況來(lái)選擇。

  圖1 全局時(shí)鐘

  圖2 區(qū)域時(shí)鐘

  此外,tdclk由sysclko_gp經(jīng)過(guò)fpga的io模塊內(nèi)的oddr輸出。

  歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)



  面對(duì)當(dāng)今復(fù)雜的fpga設(shè)計(jì),時(shí)鐘是至關(guān)重要的,工程的成敗往往取決于它。而對(duì)于spi-0接口設(shè)計(jì)來(lái)說(shuō),由于輸入時(shí)鐘高于311 mhz,并且是雙沿采樣的,所以時(shí)鐘設(shè)計(jì)顯得更加重要。對(duì)于xilinx virtex-5器件來(lái)說(shuō),內(nèi)部提供了全局時(shí)鐘和區(qū)域時(shí)鐘兩大時(shí)鐘網(wǎng)絡(luò),我們分別利用這兩大資源來(lái)設(shè)計(jì)spi-4的時(shí)鐘方案。全局時(shí)鐘如圖1所示,區(qū)域時(shí)鐘如圖2所示。其中,rdclk是sink core的輸入時(shí)鐘,sysclk為source core的參考時(shí)鐘,tsclk為source core的狀態(tài)信息通道的輸入時(shí)鐘,用戶(hù)可以根據(jù)實(shí)際情況來(lái)選擇。

  圖1 全局時(shí)鐘

  圖2 區(qū)域時(shí)鐘

  此外,tdclk由sysclko_gp經(jīng)過(guò)fpga的io模塊內(nèi)的oddr輸出。

  歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)



相關(guān)IC型號(hào)

熱門(mén)點(diǎn)擊

 

推薦技術(shù)資料

耳機(jī)放大器
    為了在聽(tīng)音樂(lè)時(shí)不影響家人,我萌生了做一臺(tái)耳機(jī)放大器的想... [詳細(xì)]
版權(quán)所有:51dzw.COM
深圳服務(wù)熱線(xiàn):13692101218  13751165337
粵ICP備09112631號(hào)-6(miitbeian.gov.cn)
公網(wǎng)安備44030402000607
深圳市碧威特網(wǎng)絡(luò)技術(shù)有限公司
付款方式


 復(fù)制成功!