SPI-4接口的時(shí)鐘方案
發(fā)布時(shí)間:2008/9/19 0:00:00 訪(fǎng)問(wèn)次數(shù):568
面對(duì)當(dāng)今復(fù)雜的fpga設(shè)計(jì),時(shí)鐘是至關(guān)重要的,工程的成敗往往取決于它。而對(duì)于spi-0接口設(shè)計(jì)來(lái)說(shuō),由于輸入時(shí)鐘高于311 mhz,并且是雙沿采樣的,所以時(shí)鐘設(shè)計(jì)顯得更加重要。對(duì)于xilinx virtex-5器件來(lái)說(shuō),內(nèi)部提供了全局時(shí)鐘和區(qū)域時(shí)鐘兩大時(shí)鐘網(wǎng)絡(luò),我們分別利用這兩大資源來(lái)設(shè)計(jì)spi-4的時(shí)鐘方案。全局時(shí)鐘如圖1所示,區(qū)域時(shí)鐘如圖2所示。其中,rdclk是sink core的輸入時(shí)鐘,sysclk為source core的參考時(shí)鐘,tsclk為source core的狀態(tài)信息通道的輸入時(shí)鐘,用戶(hù)可以根據(jù)實(shí)際情況來(lái)選擇。
圖1 全局時(shí)鐘
圖2 區(qū)域時(shí)鐘
此外,tdclk由sysclko_gp經(jīng)過(guò)fpga的io模塊內(nèi)的oddr輸出。
歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
面對(duì)當(dāng)今復(fù)雜的fpga設(shè)計(jì),時(shí)鐘是至關(guān)重要的,工程的成敗往往取決于它。而對(duì)于spi-0接口設(shè)計(jì)來(lái)說(shuō),由于輸入時(shí)鐘高于311 mhz,并且是雙沿采樣的,所以時(shí)鐘設(shè)計(jì)顯得更加重要。對(duì)于xilinx virtex-5器件來(lái)說(shuō),內(nèi)部提供了全局時(shí)鐘和區(qū)域時(shí)鐘兩大時(shí)鐘網(wǎng)絡(luò),我們分別利用這兩大資源來(lái)設(shè)計(jì)spi-4的時(shí)鐘方案。全局時(shí)鐘如圖1所示,區(qū)域時(shí)鐘如圖2所示。其中,rdclk是sink core的輸入時(shí)鐘,sysclk為source core的參考時(shí)鐘,tsclk為source core的狀態(tài)信息通道的輸入時(shí)鐘,用戶(hù)可以根據(jù)實(shí)際情況來(lái)選擇。
圖1 全局時(shí)鐘
圖2 區(qū)域時(shí)鐘
此外,tdclk由sysclko_gp經(jīng)過(guò)fpga的io模塊內(nèi)的oddr輸出。
歡迎轉(zhuǎn)載,信息來(lái)自維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
上一篇:SPI簡(jiǎn)介
熱門(mén)點(diǎn)擊
- CoolRunner-II UART部分接口
- 適合高速驅(qū)動(dòng)電路的推挽電路
- CoolRunner-II器件的設(shè)置輸入/輸
- Coo1Runner-Ⅱ器件實(shí)現(xiàn)SPI發(fā)送移
- SPI-4接口的數(shù)據(jù)處理
- SFI-4接口的數(shù)據(jù)處理
- 脈沖測(cè)量游標(biāo)位置的處理邏輯
- 使用驅(qū)動(dòng)功率MOSFET柵極的專(zhuān)用IC
- Coo1Runner-Ⅱ器件實(shí)現(xiàn)SPI接收移
- SFI-4接口的時(shí)鐘方案
推薦技術(shù)資料
- 高效率降壓 DC/DC 變換器
- 集成隔離電源 3kVRMS多
- 隔離式、雙輸入控制、高/低端半
- 隔離式、獨(dú)立雙通道柵極驅(qū)動(dòng)器
- Virtual Bench P
- 雙路輸出、數(shù)字、16 相控制器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究