高速PCB又疊層設(shè)計(jì)盡量使用多層電路板
發(fā)布時(shí)間:2008/10/13 0:00:00 訪問(wèn)次數(shù):473
在高速電路中推薦使用多層電路板。首先,多層電路板分配內(nèi)層專門給電源和地,因此
具有如下優(yōu)點(diǎn):
· 電源非常穩(wěn)定;
· 電路阻抗大幅降低;
· 配線長(zhǎng)度大幅縮短。
此外,從成本角度考慮,相同面積作成本比較時(shí),雖然多層電路板的成本比單層電路板高,不過(guò)如果將電路板小型化、降低噪聲的方便性等其他因素納入考量時(shí),多層電路板與單層電路板兩者的成本差異并不如預(yù)期的高。如表所示是從互聯(lián)網(wǎng)獲得的日本市場(chǎng)雙層電路板與4層電路板的成本比較。
表 日本市場(chǎng)雙層和4層電路板成本比較
根據(jù)表所示的數(shù)據(jù)來(lái)單純計(jì)算電路板的面積成本時(shí),每日元可購(gòu)雙層電路板面積約為462mm2左右,4層電路板則為26mm2,也就是說(shuō)設(shè)計(jì)同樣的電路,如果4層電路板的使用面積能降低到雙層板的1/2,那么成本就與雙層電路板相同。雖然批量多寡會(huì)影響電路板的單位面積成本,不過(guò)尚不致有4倍的價(jià)差,如果發(fā)生4倍以上的價(jià)差時(shí),只要能設(shè)法縮減電路板的使用面積,并設(shè)法降至雙層板的1/4以下即可。
歡迎轉(zhuǎn)載,信息來(lái)源維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
在高速電路中推薦使用多層電路板。首先,多層電路板分配內(nèi)層專門給電源和地,因此
具有如下優(yōu)點(diǎn):
· 電源非常穩(wěn)定;
· 電路阻抗大幅降低;
· 配線長(zhǎng)度大幅縮短。
此外,從成本角度考慮,相同面積作成本比較時(shí),雖然多層電路板的成本比單層電路板高,不過(guò)如果將電路板小型化、降低噪聲的方便性等其他因素納入考量時(shí),多層電路板與單層電路板兩者的成本差異并不如預(yù)期的高。如表所示是從互聯(lián)網(wǎng)獲得的日本市場(chǎng)雙層電路板與4層電路板的成本比較。
表 日本市場(chǎng)雙層和4層電路板成本比較
根據(jù)表所示的數(shù)據(jù)來(lái)單純計(jì)算電路板的面積成本時(shí),每日元可購(gòu)雙層電路板面積約為462mm2左右,4層電路板則為26mm2,也就是說(shuō)設(shè)計(jì)同樣的電路,如果4層電路板的使用面積能降低到雙層板的1/2,那么成本就與雙層電路板相同。雖然批量多寡會(huì)影響電路板的單位面積成本,不過(guò)尚不致有4倍的價(jià)差,如果發(fā)生4倍以上的價(jià)差時(shí),只要能設(shè)法縮減電路板的使用面積,并設(shè)法降至雙層板的1/4以下即可。
歡迎轉(zhuǎn)載,信息來(lái)源維庫(kù)電子市場(chǎng)網(wǎng)(www.dzsc.com)
熱門點(diǎn)擊
- 同步整流的基本工作原理
- 漏電感(Leakage Inductance
- 功率半導(dǎo)體開關(guān)管的SPICE仿真模型
- 高速PCB多層板疊層設(shè)計(jì)原則
- 高速電路PCB “地”、返回路徑、鏡像層和磁
- 去耦電容的選擇舉例
- 直流濾波電感
- 肖特基二極管(SBD)
- 二極管反向恢復(fù)電流
- 串聯(lián)PNP型晶體管的低壓線性調(diào)節(jié)器
推薦技術(shù)資料
- 羅盤誤差及補(bǔ)償
- 造成羅盤誤差的主要因素有傳感器誤差、其他磁材料干擾等。... [詳細(xì)]
- 100A全集成電源模塊R
- Teseo-VIC6A GNSS車用精準(zhǔn)定位
- 高效先進(jìn)封裝工藝
- 模數(shù)轉(zhuǎn)換器 (Analog-to-Digit
- 集成模數(shù)轉(zhuǎn)換器(ADC)
- 128 通道20 位電流數(shù)字轉(zhuǎn)換器̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究