CMOS或非門
發(fā)布時間:2012/2/14 21:26:05 訪問次數(shù):3302
CMOS或非門PVG610X
(1)電路組成
電路如圖8 -19所示,其中VN1,VN2為NMOS驅(qū)動管;VP1,VP2為PMOS負載管。
(2)工作原理
當A=O,B=O時,VN1,VN2截止,VP1,VP2導通,輸出Y=l。
當A =0,B=l時,VN2截止,VP1導通,輸出Y=O。
當A=l,B=O時,VN1截止,VP2導通,輸出Y=O。
當A=l,B=l時,VN1,VN2導通,VP1,VP2截止,輸出Y=O。
可見,該電路實現(xiàn)了或菲邏輯關(guān)系,即Y=A+B。
CMOS三態(tài)門
(1)電路組成
圖8 - 20為CMOS三態(tài)門的電路圖和邏輯符號。A為信號輸入端,EN為三態(tài)控制端。圖中VN1,VP1構(gòu)成反向器,VN2,VP2作為控制開關(guān)。
(2)工作原理
當EN輸入端為低電平時均導通,輸入/輸出之間實現(xiàn)非門功能,即當A=O時,Y=l;A=l時,Y=O。
當EN輸入端為高電平時,VN2,VP2均截止,無論A=l或O,輸出y均為高阻狀態(tài)。
CMOS或非門PVG610X
(1)電路組成
電路如圖8 -19所示,其中VN1,VN2為NMOS驅(qū)動管;VP1,VP2為PMOS負載管。
(2)工作原理
當A=O,B=O時,VN1,VN2截止,VP1,VP2導通,輸出Y=l。
當A =0,B=l時,VN2截止,VP1導通,輸出Y=O。
當A=l,B=O時,VN1截止,VP2導通,輸出Y=O。
當A=l,B=l時,VN1,VN2導通,VP1,VP2截止,輸出Y=O。
可見,該電路實現(xiàn)了或菲邏輯關(guān)系,即Y=A+B。
CMOS三態(tài)門
(1)電路組成
圖8 - 20為CMOS三態(tài)門的電路圖和邏輯符號。A為信號輸入端,EN為三態(tài)控制端。圖中VN1,VP1構(gòu)成反向器,VN2,VP2作為控制開關(guān)。
(2)工作原理
當EN輸入端為低電平時均導通,輸入/輸出之間實現(xiàn)非門功能,即當A=O時,Y=l;A=l時,Y=O。
當EN輸入端為高電平時,VN2,VP2均截止,無論A=l或O,輸出y均為高阻狀態(tài)。
上一篇:CMOS集成門電路
上一篇:MOS集成電路使用注意事項
熱門點擊
- 耗盡型MOS管
- 邏輯函數(shù)的最小項
- 電壓反饋和電流反饋的判斷
- CMOS或非門
- 音量調(diào)節(jié)限制電阻電路
- CMOS集成門電路
- Multisim 8的主窗口
- 電壓比較器
- 二極管的型號
- 數(shù)字電路的故障排除
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究