32通道1 4位電壓輸出低功耗DAC
發(fā)布時間:2012/2/29 19:18:17 訪問次數(shù):562
在本電路中,AD5382采用外部基準(zhǔn)電壓源的典型配置。在所示電路中,所有AGND、SIGNAL_GND和DAC_GND引腳均連在一起,并與一10D-13 個公共AGND引腳相連。在AD5382器件上,AGND與DGND連在一起。上電時,AD5382默認(rèn)采用外部基準(zhǔn)電壓源工作方式。
該電路使用兩個獨立的5. OV電源,一個電源為基準(zhǔn)電壓源和AD5382的模擬部分( AVDD)供電;另一個電源為AD5382的數(shù)字部分(DVDD)供電。為獲得最佳性能,模擬部分必須使用線性穩(wěn)壓器。如果用開關(guān)穩(wěn)壓器驅(qū)動數(shù)字部分,應(yīng)注意將DVDD電源引腳上的開關(guān)噪聲降至最低?赡苓需要利用串聯(lián)的鐵氧體磁珠進行額外去耦。AD5382數(shù)字( DVDD)電源可以采用3V或SV電源,以方便與數(shù)字器件接口。如果電源從線性穩(wěn)壓器獲得,則兩個電源引腳可連在一起,并連至共同的SV電源。
建議使用0.1斗F陶瓷電容和10 hLF鉭電容,對靠近器件的電源去耦。本電路中,AD5382的基準(zhǔn)電壓從2.SV外部基準(zhǔn)電壓源ADR421或ADR431獲得,應(yīng)使用0.1斗F電容在器件的REFOUT/REFIN引腳對基準(zhǔn)電壓源去耦。
該電路使用兩個獨立的5. OV電源,一個電源為基準(zhǔn)電壓源和AD5382的模擬部分( AVDD)供電;另一個電源為AD5382的數(shù)字部分(DVDD)供電。為獲得最佳性能,模擬部分必須使用線性穩(wěn)壓器。如果用開關(guān)穩(wěn)壓器驅(qū)動數(shù)字部分,應(yīng)注意將DVDD電源引腳上的開關(guān)噪聲降至最低?赡苓需要利用串聯(lián)的鐵氧體磁珠進行額外去耦。AD5382數(shù)字( DVDD)電源可以采用3V或SV電源,以方便與數(shù)字器件接口。如果電源從線性穩(wěn)壓器獲得,則兩個電源引腳可連在一起,并連至共同的SV電源。
建議使用0.1斗F陶瓷電容和10 hLF鉭電容,對靠近器件的電源去耦。本電路中,AD5382的基準(zhǔn)電壓從2.SV外部基準(zhǔn)電壓源ADR421或ADR431獲得,應(yīng)使用0.1斗F電容在器件的REFOUT/REFIN引腳對基準(zhǔn)電壓源去耦。
在本電路中,AD5382采用外部基準(zhǔn)電壓源的典型配置。在所示電路中,所有AGND、SIGNAL_GND和DAC_GND引腳均連在一起,并與一10D-13 個公共AGND引腳相連。在AD5382器件上,AGND與DGND連在一起。上電時,AD5382默認(rèn)采用外部基準(zhǔn)電壓源工作方式。
該電路使用兩個獨立的5. OV電源,一個電源為基準(zhǔn)電壓源和AD5382的模擬部分( AVDD)供電;另一個電源為AD5382的數(shù)字部分(DVDD)供電。為獲得最佳性能,模擬部分必須使用線性穩(wěn)壓器。如果用開關(guān)穩(wěn)壓器驅(qū)動數(shù)字部分,應(yīng)注意將DVDD電源引腳上的開關(guān)噪聲降至最低。可能還需要利用串聯(lián)的鐵氧體磁珠進行額外去耦。AD5382數(shù)字( DVDD)電源可以采用3V或SV電源,以方便與數(shù)字器件接口。如果電源從線性穩(wěn)壓器獲得,則兩個電源引腳可連在一起,并連至共同的SV電源。
建議使用0.1斗F陶瓷電容和10 hLF鉭電容,對靠近器件的電源去耦。本電路中,AD5382的基準(zhǔn)電壓從2.SV外部基準(zhǔn)電壓源ADR421或ADR431獲得,應(yīng)使用0.1斗F電容在器件的REFOUT/REFIN引腳對基準(zhǔn)電壓源去耦。
該電路使用兩個獨立的5. OV電源,一個電源為基準(zhǔn)電壓源和AD5382的模擬部分( AVDD)供電;另一個電源為AD5382的數(shù)字部分(DVDD)供電。為獲得最佳性能,模擬部分必須使用線性穩(wěn)壓器。如果用開關(guān)穩(wěn)壓器驅(qū)動數(shù)字部分,應(yīng)注意將DVDD電源引腳上的開關(guān)噪聲降至最低。可能還需要利用串聯(lián)的鐵氧體磁珠進行額外去耦。AD5382數(shù)字( DVDD)電源可以采用3V或SV電源,以方便與數(shù)字器件接口。如果電源從線性穩(wěn)壓器獲得,則兩個電源引腳可連在一起,并連至共同的SV電源。
建議使用0.1斗F陶瓷電容和10 hLF鉭電容,對靠近器件的電源去耦。本電路中,AD5382的基準(zhǔn)電壓從2.SV外部基準(zhǔn)電壓源ADR421或ADR431獲得,應(yīng)使用0.1斗F電容在器件的REFOUT/REFIN引腳對基準(zhǔn)電壓源去耦。
上一篇:32通道可編程電壓輸出電路
上一篇:32通道監(jiān)控電路
熱門點擊
- DS5022M示波器的顯示界面簡介
- TTL電路
- 電路故障分析
- CMOS倒相器的傳輸特性
- 時序邏輯電路的分析方法
- 異步計數(shù)器
- 開關(guān)電源的特點及類型
- 多級交流電壓放大電路
- 電平轉(zhuǎn)換器
- 印制電路板的設(shè)計與制作
推薦技術(shù)資料
- AMOLED顯示驅(qū)動芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計
- GB300 超級芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究