典型的中央處理模塊
發(fā)布時(shí)間:2012/4/11 20:15:05 訪問(wèn)次數(shù):619
當(dāng)前的無(wú)線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)中使用FDS6982AS 較多的處理器有ATMEL公司的AVR系列單ADC時(shí)鐘源片機(jī),由加州大學(xué)伯克利分校研發(fā)并由Crossbow公司包裝生產(chǎn)的Mica系列節(jié)點(diǎn)使用的就是這種處理器;而TI公司的MSP430超低功耗系列處理器,不僅功能完整、集成度高,而且能夠根據(jù)存儲(chǔ)容量的多少提供多種引腳兼容,使開(kāi)發(fā)者很容易根據(jù)應(yīng)用對(duì)象平滑升級(jí)系統(tǒng)。在新一代無(wú)線傳感器節(jié)點(diǎn)Telos中使用的就是這種處理器。表10-1所示為T(mén)I公司的MSP430F149處理器和ATMEL公司的Mega128L處理器的主要性能比較。
美國(guó)UC Berkeley的BWRC (Berkeley Wireless Research Center)研究小組已經(jīng)研制并實(shí)現(xiàn)了一個(gè)處理器原型Maia[3J。該處理器由ARM8核心處理器和21個(gè)協(xié)處理器組成。協(xié)處理器包括2個(gè)MAC(Medium Access Control,媒體訪問(wèn)控制)、2個(gè)ALU (Arithmetic Logic Unit,算術(shù)邏輯單元)、8個(gè)地址生成器、8個(gè)嵌入式存儲(chǔ)器和1個(gè)嵌入式低能耗的FPGA。使用如
此眾多的協(xié)赴理器的目的是保證在低能耗的基礎(chǔ)上,為無(wú)線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)提供足夠的并行處理能力。Maia處理器的ARM8核心由32位可配置總線構(gòu)成星形結(jié)構(gòu),采用存儲(chǔ)器直接讀寫(xiě)方式通過(guò)2個(gè)并行的I/O接口實(shí)現(xiàn)數(shù)據(jù)交互。
作為2000年以來(lái)32位嵌入式處理器市場(chǎng)中紅極一時(shí)的嵌入式ARM處理器,極有可能成為下一代無(wú)線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)設(shè)計(jì)的考慮對(duì)象。ARM系列處理器性能跨度比較大,低端系統(tǒng)價(jià)格便宜,可以替代單片機(jī)的應(yīng)用,高端處理器可以達(dá)到Pentium處理器和其他專(zhuān)業(yè)多媒體處理器的水平,甚至可在很多并行系統(tǒng)中實(shí)現(xiàn)陣列處理。與此同時(shí),ARM處理器功耗低,處理速度快,集成度也相當(dāng)高,而且地址空間非常大,可以擴(kuò)展大容量的存儲(chǔ)器。然而,由于價(jià)格、功耗及外圍電路的復(fù)雜度等因素的影響,ARM系列微處理器還沒(méi)有在無(wú)線傳感器網(wǎng)絡(luò)中大范圍使用。隨著技術(shù)的進(jìn)步,ARM處理器在這些方面有更加出色的表現(xiàn)。另外,對(duì)于需要大量?jī)?nèi)存、外存,以及高數(shù)據(jù)吞吐率和處理能力的傳感器網(wǎng)絡(luò)匯聚節(jié)點(diǎn)(也稱(chēng)為基站節(jié)點(diǎn)),ARM處理器是非常理想的選擇。
當(dāng)前的無(wú)線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)中使用FDS6982AS 較多的處理器有ATMEL公司的AVR系列單ADC時(shí)鐘源片機(jī),由加州大學(xué)伯克利分校研發(fā)并由Crossbow公司包裝生產(chǎn)的Mica系列節(jié)點(diǎn)使用的就是這種處理器;而TI公司的MSP430超低功耗系列處理器,不僅功能完整、集成度高,而且能夠根據(jù)存儲(chǔ)容量的多少提供多種引腳兼容,使開(kāi)發(fā)者很容易根據(jù)應(yīng)用對(duì)象平滑升級(jí)系統(tǒng)。在新一代無(wú)線傳感器節(jié)點(diǎn)Telos中使用的就是這種處理器。表10-1所示為T(mén)I公司的MSP430F149處理器和ATMEL公司的Mega128L處理器的主要性能比較。
美國(guó)UC Berkeley的BWRC (Berkeley Wireless Research Center)研究小組已經(jīng)研制并實(shí)現(xiàn)了一個(gè)處理器原型Maia[3J。該處理器由ARM8核心處理器和21個(gè)協(xié)處理器組成。協(xié)處理器包括2個(gè)MAC(Medium Access Control,媒體訪問(wèn)控制)、2個(gè)ALU (Arithmetic Logic Unit,算術(shù)邏輯單元)、8個(gè)地址生成器、8個(gè)嵌入式存儲(chǔ)器和1個(gè)嵌入式低能耗的FPGA。使用如
此眾多的協(xié)赴理器的目的是保證在低能耗的基礎(chǔ)上,為無(wú)線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)提供足夠的并行處理能力。Maia處理器的ARM8核心由32位可配置總線構(gòu)成星形結(jié)構(gòu),采用存儲(chǔ)器直接讀寫(xiě)方式通過(guò)2個(gè)并行的I/O接口實(shí)現(xiàn)數(shù)據(jù)交互。
作為2000年以來(lái)32位嵌入式處理器市場(chǎng)中紅極一時(shí)的嵌入式ARM處理器,極有可能成為下一代無(wú)線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)設(shè)計(jì)的考慮對(duì)象。ARM系列處理器性能跨度比較大,低端系統(tǒng)價(jià)格便宜,可以替代單片機(jī)的應(yīng)用,高端處理器可以達(dá)到Pentium處理器和其他專(zhuān)業(yè)多媒體處理器的水平,甚至可在很多并行系統(tǒng)中實(shí)現(xiàn)陣列處理。與此同時(shí),ARM處理器功耗低,處理速度快,集成度也相當(dāng)高,而且地址空間非常大,可以擴(kuò)展大容量的存儲(chǔ)器。然而,由于價(jià)格、功耗及外圍電路的復(fù)雜度等因素的影響,ARM系列微處理器還沒(méi)有在無(wú)線傳感器網(wǎng)絡(luò)中大范圍使用。隨著技術(shù)的進(jìn)步,ARM處理器在這些方面有更加出色的表現(xiàn)。另外,對(duì)于需要大量?jī)?nèi)存、外存,以及高數(shù)據(jù)吞吐率和處理能力的傳感器網(wǎng)絡(luò)匯聚節(jié)點(diǎn)(也稱(chēng)為基站節(jié)點(diǎn)),ARM處理器是非常理想的選擇。
上一篇:高頻無(wú)線通信模塊
熱門(mén)點(diǎn)擊
- 芯片內(nèi)部結(jié)構(gòu)
- 電位器的結(jié)構(gòu)
- SAR路由協(xié)議
- 節(jié)點(diǎn)各模塊及調(diào)用關(guān)系
- 無(wú)線傳感器網(wǎng)絡(luò)節(jié)點(diǎn)通信芯片的選擇
- 電阻器在電路中的作用
- 物理層
- 聚四氟乙烯電容器的結(jié)構(gòu)與特點(diǎn)
- 面向以太網(wǎng)的無(wú)線傳感器網(wǎng)絡(luò)網(wǎng)關(guān)實(shí)例
- 輪換活躍/休眠節(jié)點(diǎn)的Self-Schedul
推薦技術(shù)資料
- 單片機(jī)版光立方的制作
- N視頻: http://v.youku.comN_sh... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門(mén)信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究