給N溝JFET輸入正弦波
發(fā)布時(shí)間:2012/5/27 19:56:46 訪問(wèn)次數(shù):1058
圖9.1是使用通用的N溝JFET 2SK330(東芝)的開(kāi)關(guān)電路。這個(gè)電EPM570T144C5N路可以認(rèn)為是把圖2.1所示源極接地放大電路中的源極電阻去掉,以盡量增大增益的電路。由于是處理直流信號(hào)的電路,所以也去掉了輸入輸出的耦合電容和偏置電路。但是保留了電阻Rc,目的是為了在沒(méi)有輸入信號(hào),即輸入開(kāi)路時(shí)確保柵極電位固定在ov。電路結(jié)構(gòu)(并不復(fù)雜)與NPN晶體管的發(fā)射極接地型開(kāi)關(guān)電路完全相同(參見(jiàn)圖8.5)。
照片9.1是給圖9.1的電路輸入lkHz、8Vv。的正弦波時(shí)的輸入輸出波形。當(dāng)輸入信號(hào)Vi的負(fù)半周比-2V更負(fù)時(shí),由于FET是反相放大輸入信號(hào),所以電路的輸出波形vo與電源電壓相同,是+5V。這時(shí)漏極電流JD為零(因?yàn)镽D上完全役有電壓降),所以認(rèn)為FET處于截止?fàn)顟B(tài)。當(dāng)口,大于-2V時(shí),vo變?yōu)镺V。這時(shí)FET處于導(dǎo)通狀態(tài)。就是說(shuō),這個(gè)FET的接通/斷開(kāi)狀態(tài)是以-2V為分界的。從數(shù)字電路的角度看,可以認(rèn)為判斷輸入信號(hào)的邏輯電平是“L”還是“H”的臨界電壓是-2V。
圖9.1是使用通用的N溝JFET 2SK330(東芝)的開(kāi)關(guān)電路。這個(gè)電EPM570T144C5N路可以認(rèn)為是把圖2.1所示源極接地放大電路中的源極電阻去掉,以盡量增大增益的電路。由于是處理直流信號(hào)的電路,所以也去掉了輸入輸出的耦合電容和偏置電路。但是保留了電阻Rc,目的是為了在沒(méi)有輸入信號(hào),即輸入開(kāi)路時(shí)確保柵極電位固定在ov。電路結(jié)構(gòu)(并不復(fù)雜)與NPN晶體管的發(fā)射極接地型開(kāi)關(guān)電路完全相同(參見(jiàn)圖8.5)。
照片9.1是給圖9.1的電路輸入lkHz、8Vv。的正弦波時(shí)的輸入輸出波形。當(dāng)輸入信號(hào)Vi的負(fù)半周比-2V更負(fù)時(shí),由于FET是反相放大輸入信號(hào),所以電路的輸出波形vo與電源電壓相同,是+5V。這時(shí)漏極電流JD為零(因?yàn)镽D上完全役有電壓降),所以認(rèn)為FET處于截止?fàn)顟B(tài)。當(dāng)口,大于-2V時(shí),vo變?yōu)镺V。這時(shí)FET處于導(dǎo)通狀態(tài)。就是說(shuō),這個(gè)FET的接通/斷開(kāi)狀態(tài)是以-2V為分界的。從數(shù)字電路的角度看,可以認(rèn)為判斷輸入信號(hào)的邏輯電平是“L”還是“H”的臨界電壓是-2V。
熱門(mén)點(diǎn)擊
推薦技術(shù)資料
- 羅盤(pán)誤差及補(bǔ)償
- 造成羅盤(pán)誤差的主要因素有傳感器誤差、其他磁材料干擾等。... [詳細(xì)]
- F28P65x C2000 實(shí)時(shí)微控制器
- ARM Cortex-M33 內(nèi)核̴
- 氮化鎵二極管和晶體管̴
- Richtek RT5716設(shè)
- 新一代旗艦芯片麒麟9020應(yīng)用
- 新品WTOLC-4X50H32
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究