集成計(jì)數(shù)器的設(shè)計(jì)(設(shè)計(jì)性實(shí)驗(yàn))
發(fā)布時(shí)間:2012/9/15 12:52:57 訪問(wèn)次數(shù):1540
集成計(jì)數(shù)器Q12P1CXXY24E的設(shè)計(jì)(設(shè)計(jì)性實(shí)驗(yàn))
1.實(shí)驗(yàn)?zāi)康?BR> (1)學(xué)習(xí)用集成觸發(fā)器構(gòu)成計(jì)數(shù)器的方法。
(2)掌握中規(guī)模集成計(jì)數(shù)器的使用及功能測(cè)試。
(3)運(yùn)用集成計(jì)數(shù)器構(gòu)成任意進(jìn)制計(jì)數(shù)器。
2.實(shí)驗(yàn)設(shè)備與器材
實(shí)驗(yàn)所用設(shè)備與器材見(jiàn)表6.27。
3.設(shè)計(jì)提示與要求
1)設(shè)計(jì)提示
①中規(guī)模十進(jìn)制計(jì)數(shù)器74LS192
74LS192是同步十進(jìn)制可逆計(jì)數(shù)器,具有雙時(shí)鐘輸入,并具有清零和置數(shù)等功能,其引腳排列及邏輯符號(hào)如圖6. 33所示。其中,LD為置數(shù)端;CPu為加計(jì)數(shù)端;CPD為減計(jì)數(shù)端;CO為非同步進(jìn)位輸出端;BO為非同步借位輸出端;Do、D1、D2、D3為計(jì)數(shù)器輸入端;Qo、Q1、Q2、Q3為數(shù)據(jù)輸出端;CR為清零端。74LSJ92邏輯功能表如表6.28所示。
集成計(jì)數(shù)器Q12P1CXXY24E的設(shè)計(jì)(設(shè)計(jì)性實(shí)驗(yàn))
1.實(shí)驗(yàn)?zāi)康?BR> (1)學(xué)習(xí)用集成觸發(fā)器構(gòu)成計(jì)數(shù)器的方法。
(2)掌握中規(guī)模集成計(jì)數(shù)器的使用及功能測(cè)試。
(3)運(yùn)用集成計(jì)數(shù)器構(gòu)成任意進(jìn)制計(jì)數(shù)器。
2.實(shí)驗(yàn)設(shè)備與器材
實(shí)驗(yàn)所用設(shè)備與器材見(jiàn)表6.27。
3.設(shè)計(jì)提示與要求
1)設(shè)計(jì)提示
①中規(guī)模十進(jìn)制計(jì)數(shù)器74LS192
74LS192是同步十進(jìn)制可逆計(jì)數(shù)器,具有雙時(shí)鐘輸入,并具有清零和置數(shù)等功能,其引腳排列及邏輯符號(hào)如圖6. 33所示。其中,LD為置數(shù)端;CPu為加計(jì)數(shù)端;CPD為減計(jì)數(shù)端;CO為非同步進(jìn)位輸出端;BO為非同步借位輸出端;Do、D1、D2、D3為計(jì)數(shù)器輸入端;Qo、Q1、Q2、Q3為數(shù)據(jù)輸出端;CR為清零端。74LSJ92邏輯功能表如表6.28所示。
熱門(mén)點(diǎn)擊
- 三相異步電動(dòng)機(jī)啟停的PLC控制
- 簡(jiǎn)單的方波一三角波產(chǎn)生電路
- 直插式元器件引腳處理
- 兆歐表的工作原理
- 環(huán)形多諧振蕩器
- 正負(fù)誤差補(bǔ)償法
- 交流電路的戴維南等效電路(綜合性實(shí)驗(yàn))
- 測(cè)量三極管集電結(jié)反向電阻
- 指針萬(wàn)用表的性能指標(biāo)
- FET與晶體管混合的達(dá)林頓連接
推薦技術(shù)資料
- 單片機(jī)版光立方的制作
- N視頻: http://v.youku.comN_sh... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門(mén)信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究