存儲器字?jǐn)?shù)和位數(shù)的擴(kuò)展
發(fā)布時(shí)間:2014/6/3 20:53:23 訪問次數(shù):3345
實(shí)際存儲器往往需要字和位同時(shí)擴(kuò)充,SN74HC244PWR此時(shí)按熙先位擴(kuò)展后字?jǐn)U展的順序來完成。由mlxnl的存儲器芯片組成m2 xn2的存儲器,則需(m2/ml)×(n2/nl)片mlxnl的存儲器芯片。
例如,用lKxl位芯片構(gòu)成2Kx8位的存儲器,就要用16片拼裝而成。每8片作為一組,產(chǎn)生8位數(shù)據(jù)輸入/輸出,按照相同功能的控制線都并聯(lián)在展后可以將每一組看成單獨(dú)的一片芯片,按照字?jǐn)U展的連接方案來設(shè)計(jì)出具體的連接圖。
CPU與ROM和RAM芯片的連接
CPU與ROM和RAM的連接需要根據(jù)具體型號的CPU時(shí)引腳配置來連接,在第3章會詳細(xì)描述51系列的單片微型計(jì)算機(jī)和存儲器的連接方法。CPU與ROM -般的連接,只需要將CPU的地址輸出線與ROM的地址輸入線相連,CPU的數(shù)據(jù)輸入線與ROM的數(shù)據(jù)輸出線相連?刂凭的連接方面,由于ROM在正常工作時(shí)只能讀出,所以CPU的讀控制信號線RD與ROM的輸出允許信號線OE相連,表示CPU發(fā)出讀命令時(shí),ROM應(yīng)該允許其讀出。
CPU與RAM的連接和ROM的相似,主要區(qū)別在于RAM的可讀可寫存儲器,所以與CPU的數(shù)據(jù)總線是雙向連接,另外,控制信號線上,應(yīng)該是CPU的寫信號線WR連接RAM的寫允許信號線WE,讀信號線RD連接RAM的輸出允許信號線OE。
實(shí)際存儲器往往需要字和位同時(shí)擴(kuò)充,SN74HC244PWR此時(shí)按熙先位擴(kuò)展后字?jǐn)U展的順序來完成。由mlxnl的存儲器芯片組成m2 xn2的存儲器,則需(m2/ml)×(n2/nl)片mlxnl的存儲器芯片。
例如,用lKxl位芯片構(gòu)成2Kx8位的存儲器,就要用16片拼裝而成。每8片作為一組,產(chǎn)生8位數(shù)據(jù)輸入/輸出,按照相同功能的控制線都并聯(lián)在展后可以將每一組看成單獨(dú)的一片芯片,按照字?jǐn)U展的連接方案來設(shè)計(jì)出具體的連接圖。
CPU與ROM和RAM芯片的連接
CPU與ROM和RAM的連接需要根據(jù)具體型號的CPU時(shí)引腳配置來連接,在第3章會詳細(xì)描述51系列的單片微型計(jì)算機(jī)和存儲器的連接方法。CPU與ROM -般的連接,只需要將CPU的地址輸出線與ROM的地址輸入線相連,CPU的數(shù)據(jù)輸入線與ROM的數(shù)據(jù)輸出線相連?刂凭的連接方面,由于ROM在正常工作時(shí)只能讀出,所以CPU的讀控制信號線RD與ROM的輸出允許信號線OE相連,表示CPU發(fā)出讀命令時(shí),ROM應(yīng)該允許其讀出。
CPU與RAM的連接和ROM的相似,主要區(qū)別在于RAM的可讀可寫存儲器,所以與CPU的數(shù)據(jù)總線是雙向連接,另外,控制信號線上,應(yīng)該是CPU的寫信號線WR連接RAM的寫允許信號線WE,讀信號線RD連接RAM的輸出允許信號線OE。
熱門點(diǎn)擊
- 存儲器字?jǐn)?shù)和位數(shù)的擴(kuò)展
- 釬料的毛細(xì)填縫作用
- 雙操作數(shù)邏輯運(yùn)算指令
- 半水清洗技術(shù)
- 工程文件和電磁兼容
- 波峰焊機(jī)的發(fā)展方向及無鉛焊接對波峰焊設(shè)備的要
推薦技術(shù)資料
- F28P65x C2000 實(shí)時(shí)微控制器
- ARM Cortex-M33 內(nèi)核̴
- 氮化鎵二極管和晶體管̴
- Richtek RT5716設(shè)
- 新一代旗艦芯片麒麟9020應(yīng)用
- 新品WTOLC-4X50H32
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究