數(shù)據(jù)采集卡的計(jì)數(shù)器芯片
發(fā)布時(shí)間:2014/6/28 21:56:52 訪問次數(shù):6446
使用傳統(tǒng)DAQ進(jìn)行計(jì)數(shù)器操作要對(duì)數(shù)據(jù)采集卡的計(jì)數(shù)器芯片有所了解。APQ8060不同的數(shù)據(jù)采集卡具有不同的計(jì)數(shù)器,它們的性能以及用它們進(jìn)行測(cè)試時(shí)的硬件連接都有所不同。NI公司的數(shù)據(jù)采集卡主要使用4種計(jì)數(shù)器芯片,一般來說660X系列的卡用高性能的
TIO-ASIC芯片,E系列卡使用DAQ-STC芯片,較早期的卡使用Am9513芯片,一些低價(jià)位的卡使用8253/54芯片。這一節(jié)的示例程序主要根據(jù)PCI-6024E多功能數(shù)據(jù)采集卡介紹計(jì)數(shù)器操作的程序編寫與硬件連接。PCI-6024E數(shù)據(jù)采集卡使用的DAQ-STC芯片包括3個(gè)定時(shí)器組,它們控制著模擬輸入、模擬輸出和通用的計(jì)數(shù)/定時(shí)功能。用于通用計(jì)數(shù)/定時(shí)功能的是兩個(gè)24位計(jì)數(shù)器。它們?cè)谟脩羰謨?cè)中的標(biāo)記分剮為GPCTR (General PurposeCounter)0和GPCTR1。
用計(jì)數(shù)器輸出脈沖信號(hào)
產(chǎn)生單個(gè)方脈沖
圖8-8所示的程序使用Generate Delayed PulseVI產(chǎn)生單個(gè)脈沖。這個(gè)VI在“測(cè)量]uo—DataAcquisition—Counter”函數(shù)子選板的第一行,它由Delayed Pulse Generator Config和Counter Start兩個(gè)中級(jí)計(jì)數(shù)器VI組成。Generate Delayed PulseVI有以下主要參數(shù)。
·device:設(shè)備號(hào)。
·counter:計(jì)數(shù)器號(hào)。
·pulse polarity:脈沖的極性。
·pulse delay:脈沖延時(shí),即phasel。
·pulse width:脈沖幅寬,即phase2。
·gate mode:門信號(hào)模式。如果用一個(gè)門信號(hào)觸發(fā)脈沖的發(fā)生,就需要選在門信號(hào)的
上升緣還是下降緣開始,或者是在門信號(hào)的高電平還是低電平進(jìn)行,并且要給數(shù)據(jù)采集卡的GPCTRO_GATE針接一個(gè)觸發(fā)信號(hào)。在這個(gè)程序中也可以選擇軟件觸發(fā)software start,VI -旦被調(diào)用,脈沖即開始生成。
使用傳統(tǒng)DAQ進(jìn)行計(jì)數(shù)器操作要對(duì)數(shù)據(jù)采集卡的計(jì)數(shù)器芯片有所了解。APQ8060不同的數(shù)據(jù)采集卡具有不同的計(jì)數(shù)器,它們的性能以及用它們進(jìn)行測(cè)試時(shí)的硬件連接都有所不同。NI公司的數(shù)據(jù)采集卡主要使用4種計(jì)數(shù)器芯片,一般來說660X系列的卡用高性能的
TIO-ASIC芯片,E系列卡使用DAQ-STC芯片,較早期的卡使用Am9513芯片,一些低價(jià)位的卡使用8253/54芯片。這一節(jié)的示例程序主要根據(jù)PCI-6024E多功能數(shù)據(jù)采集卡介紹計(jì)數(shù)器操作的程序編寫與硬件連接。PCI-6024E數(shù)據(jù)采集卡使用的DAQ-STC芯片包括3個(gè)定時(shí)器組,它們控制著模擬輸入、模擬輸出和通用的計(jì)數(shù)/定時(shí)功能。用于通用計(jì)數(shù)/定時(shí)功能的是兩個(gè)24位計(jì)數(shù)器。它們?cè)谟脩羰謨?cè)中的標(biāo)記分剮為GPCTR (General PurposeCounter)0和GPCTR1。
用計(jì)數(shù)器輸出脈沖信號(hào)
產(chǎn)生單個(gè)方脈沖
圖8-8所示的程序使用Generate Delayed PulseVI產(chǎn)生單個(gè)脈沖。這個(gè)VI在“測(cè)量]uo—DataAcquisition—Counter”函數(shù)子選板的第一行,它由Delayed Pulse Generator Config和Counter Start兩個(gè)中級(jí)計(jì)數(shù)器VI組成。Generate Delayed PulseVI有以下主要參數(shù)。
·device:設(shè)備號(hào)。
·counter:計(jì)數(shù)器號(hào)。
·pulse polarity:脈沖的極性。
·pulse delay:脈沖延時(shí),即phasel。
·pulse width:脈沖幅寬,即phase2。
·gate mode:門信號(hào)模式。如果用一個(gè)門信號(hào)觸發(fā)脈沖的發(fā)生,就需要選在門信號(hào)的
上升緣還是下降緣開始,或者是在門信號(hào)的高電平還是低電平進(jìn)行,并且要給數(shù)據(jù)采集卡的GPCTRO_GATE針接一個(gè)觸發(fā)信號(hào)。在這個(gè)程序中也可以選擇軟件觸發(fā)software start,VI -旦被調(diào)用,脈沖即開始生成。
熱門點(diǎn)擊
- P3口各位的第二功能
- 80C51單片機(jī)對(duì)中斷優(yōu)先級(jí)的處理原則
- 數(shù)據(jù)采集卡的計(jì)數(shù)器芯片
- ROM的基本結(jié)構(gòu)
- PROM原理
- 中斷服務(wù)程序的入口地址
- 金屬間化合物的脆性
- Flip Chip(倒裝芯片)技術(shù)
- 12C協(xié)議與AT24C02簡(jiǎn)介
- 編程和校驗(yàn)方式
推薦技術(shù)資料
- 電動(dòng)吸錫烙鐵
- 用12V/2A的電源為電磁閥和泵供電,F(xiàn)QPF9N50... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究