系統(tǒng)可編程技術(shù)(ISP)
發(fā)布時(shí)間:2014/7/12 12:35:48 訪問次數(shù):920
應(yīng)用高密度可編程邏輯器件的技術(shù)叫做系統(tǒng)可編程技術(shù)(In System ProgrammableTechnology,ISP)。可以說,XC1765DPC日益擴(kuò)大的數(shù)字電子技術(shù)的應(yīng)用領(lǐng)域就是ISP技術(shù)的應(yīng)用領(lǐng)域,應(yīng)用ISP技術(shù)設(shè)計(jì)現(xiàn)代數(shù)字電路和系統(tǒng)的主要優(yōu)點(diǎn)如下。
①器件可以先安裝后編程,還可以反復(fù)編程,無須編程囂和專門的擦除動(dòng)作,使用方便。
②100%可編程,如果發(fā)現(xiàn)有錯(cuò),可以重新編程,直至正確為止,因此無任何風(fēng)險(xiǎn)。
采用ISP器件構(gòu)成的數(shù)字電路和系統(tǒng)如圖2.5所示。
圖2.5采用ISP器件構(gòu)成的數(shù)字電路和系統(tǒng)
由于該目標(biāo)芯片可以容納非常復(fù)雜的數(shù)字電路系統(tǒng),外圍僅需配很簡單的輸入輸出電路。外圍電路包括電源電路、脈沖產(chǎn)生電路、電平發(fā)生與檢測電路、傳感器電路、放大電路、濾波電路、整形電路、AlD轉(zhuǎn)換電路、電平移位電路、D/A轉(zhuǎn)換電路、驅(qū)動(dòng)電路、顯示電路等。
根據(jù)需要來配備I/O電路,因此用戶目標(biāo)系統(tǒng)板上采用了這種目標(biāo)芯片,極大地簡化了電路結(jié)構(gòu)、提高了電路的可靠性、延長了電路的使用壽命,同時(shí)使電路板的體積功耗減小、重量減輕,為設(shè)計(jì)人員把設(shè)想轉(zhuǎn)變?yōu)楝F(xiàn)實(shí)提供了極大的方便。
MAX+PLUSⅡ開發(fā)軟件簡介
MAX+PLUSⅡ是Altera公司推出的第3代PLD開發(fā)系統(tǒng)(Altera第4代PLD開發(fā)系統(tǒng)被稱為QuartusⅡ,主要用于設(shè)計(jì)新器件和大規(guī)模CPLD] FPGA),使用MAX_f- PLUSⅡ的設(shè)計(jì)者不需耍精通器件內(nèi)部的復(fù)雜結(jié)構(gòu)。設(shè)計(jì)者可以用自己熟悉的設(shè)計(jì)工具建立設(shè)計(jì),MAX+PLUSⅡ把這些設(shè)計(jì)自動(dòng)轉(zhuǎn)換成最終所需要的格式,其設(shè)計(jì)速度非?。一般對于幾個(gè)千門的電路設(shè)計(jì),使用MAX+PLUSⅡ從設(shè)計(jì)輸入到器件編程完畢,到最后用戶拿到設(shè)計(jì)好的邏輯電路,大約只需幾個(gè)小時(shí)。設(shè)計(jì)處理一般在數(shù)分鐘內(nèi)完成,特別是在原理圖輸入等方面,MAX+PLUSⅡ被公認(rèn)為是最易使用、人機(jī)界面最友善的PLD開發(fā)軟件,特別適合初學(xué)者使用。
應(yīng)用高密度可編程邏輯器件的技術(shù)叫做系統(tǒng)可編程技術(shù)(In System ProgrammableTechnology,ISP)。可以說,XC1765DPC日益擴(kuò)大的數(shù)字電子技術(shù)的應(yīng)用領(lǐng)域就是ISP技術(shù)的應(yīng)用領(lǐng)域,應(yīng)用ISP技術(shù)設(shè)計(jì)現(xiàn)代數(shù)字電路和系統(tǒng)的主要優(yōu)點(diǎn)如下。
①器件可以先安裝后編程,還可以反復(fù)編程,無須編程囂和專門的擦除動(dòng)作,使用方便。
②100%可編程,如果發(fā)現(xiàn)有錯(cuò),可以重新編程,直至正確為止,因此無任何風(fēng)險(xiǎn)。
采用ISP器件構(gòu)成的數(shù)字電路和系統(tǒng)如圖2.5所示。
圖2.5采用ISP器件構(gòu)成的數(shù)字電路和系統(tǒng)
由于該目標(biāo)芯片可以容納非常復(fù)雜的數(shù)字電路系統(tǒng),外圍僅需配很簡單的輸入輸出電路。外圍電路包括電源電路、脈沖產(chǎn)生電路、電平發(fā)生與檢測電路、傳感器電路、放大電路、濾波電路、整形電路、AlD轉(zhuǎn)換電路、電平移位電路、D/A轉(zhuǎn)換電路、驅(qū)動(dòng)電路、顯示電路等。
根據(jù)需要來配備I/O電路,因此用戶目標(biāo)系統(tǒng)板上采用了這種目標(biāo)芯片,極大地簡化了電路結(jié)構(gòu)、提高了電路的可靠性、延長了電路的使用壽命,同時(shí)使電路板的體積功耗減小、重量減輕,為設(shè)計(jì)人員把設(shè)想轉(zhuǎn)變?yōu)楝F(xiàn)實(shí)提供了極大的方便。
MAX+PLUSⅡ開發(fā)軟件簡介
MAX+PLUSⅡ是Altera公司推出的第3代PLD開發(fā)系統(tǒng)(Altera第4代PLD開發(fā)系統(tǒng)被稱為QuartusⅡ,主要用于設(shè)計(jì)新器件和大規(guī)模CPLD] FPGA),使用MAX_f- PLUSⅡ的設(shè)計(jì)者不需耍精通器件內(nèi)部的復(fù)雜結(jié)構(gòu)。設(shè)計(jì)者可以用自己熟悉的設(shè)計(jì)工具建立設(shè)計(jì),MAX+PLUSⅡ把這些設(shè)計(jì)自動(dòng)轉(zhuǎn)換成最終所需要的格式,其設(shè)計(jì)速度非?。一般對于幾個(gè)千門的電路設(shè)計(jì),使用MAX+PLUSⅡ從設(shè)計(jì)輸入到器件編程完畢,到最后用戶拿到設(shè)計(jì)好的邏輯電路,大約只需幾個(gè)小時(shí)。設(shè)計(jì)處理一般在數(shù)分鐘內(nèi)完成,特別是在原理圖輸入等方面,MAX+PLUSⅡ被公認(rèn)為是最易使用、人機(jī)界面最友善的PLD開發(fā)軟件,特別適合初學(xué)者使用。
熱門點(diǎn)擊
- 影響程序運(yùn)行速度主要有3方面的因素。
- PID的積分飽和作用與抑制
- 數(shù)字圖像的概念
- A/D轉(zhuǎn)換常見問題
- 系統(tǒng)可編程技術(shù)(ISP)
- 數(shù)碼管的使用
- 小型變壓的效率表
- 圖像數(shù)據(jù)壓縮
- 相空間中歐氏距離的簡化計(jì)算
- 定時(shí)器中斷的應(yīng)用
推薦技術(shù)資料
- FU-19推挽功放制作
- FU-19是國產(chǎn)大功率發(fā)射雙四極功率電二管,EPL20... [詳細(xì)]
- 650V雙向GaNFast氮化鎵功率芯片
- 業(yè)內(nèi)領(lǐng)先8英寸硅基氮化鎵技術(shù)工
- 新一代600V超級(jí)接面MOSFET KP38
- KEC 第三代SuperJunction M
- KEC半導(dǎo)體650V碳化硅(SiC)肖特基二
- Arrow Lake U 系列
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究