SSI組合電路應(yīng)用和冒險(xiǎn)現(xiàn)象觀(guān)察
發(fā)布時(shí)間:2014/7/12 13:25:31 訪(fǎng)問(wèn)次數(shù):1370
一、實(shí)驗(yàn)?zāi)康?/span>
①掌握用SSI設(shè)計(jì)組合電路及檢測(cè)手法。
②觀(guān)察組合電路的冒險(xiǎn)現(xiàn)象。
二、實(shí)驗(yàn)原理
在實(shí)際工作中常遇到這樣的問(wèn)題:XC2018-100PC84C給定一定的邏輯功能,要求用門(mén)電路器件實(shí)現(xiàn)這一邏輯功能,這是組合邏輯電路設(shè)計(jì)的任務(wù)。使用小規(guī)模集成電路( SSI)進(jìn)行組合電路設(shè)計(jì)的一般步驟如下。
①根據(jù)實(shí)際問(wèn)題對(duì)邏輯功能的要求,定義輸入、輸出邏輯變量,明確輸入、輸出邏輯變量“O”和“1”的物理含義,然后根據(jù)實(shí)際問(wèn)題所描述的邏輯功能列出真值表。
②寫(xiě)出邏輯表達(dá)式,通過(guò)化簡(jiǎn)得出最簡(jiǎn)與非表達(dá)式。
③根據(jù)最簡(jiǎn)與非表達(dá)式,畫(huà)邏輯圖(一般用與非門(mén))實(shí)現(xiàn)此邏輯函數(shù)。若給出的門(mén)電路器件不是與非門(mén),可在最簡(jiǎn)與或表達(dá)式的基礎(chǔ)上進(jìn)行轉(zhuǎn)換,得出與給定器件輸入、輸出關(guān)系相一致的邏輯表達(dá)式,并實(shí)現(xiàn)之。
組合邏輯電路設(shè)計(jì)的關(guān)鍵點(diǎn)之一,往往是對(duì)輸入邏輯變量和輸出邏輯變量作出合理的定義。在定義時(shí),應(yīng)注意以下兩點(diǎn)。
①只有具有二值性的命題(“非此即彼”),才能定義為輸入或輸出邏輯變量。
②要把變量取“1”值的含義表達(dá)清楚。例如:后面講到的本實(shí)驗(yàn)內(nèi)容3中,定義y為“輸皿者輸血給受血者”是錯(cuò)誤的,而定義y表示“輸血者是否可以輸血給受血者”是正確的,因?yàn)?/span>它表明Y=l代表輸血者可以輸血給受血者,Y-O則代表輸血者不可以輸血給受血者。
組合邏輯電路設(shè)計(jì)過(guò)程通常是在理想情況下進(jìn)行的,即假定一切器件均沒(méi)有延遲效應(yīng)。但是實(shí)際中并非如此,信號(hào)通過(guò)任何導(dǎo)線(xiàn)或器件都存在一個(gè)響應(yīng)時(shí)間。由于制造工藝的原因,各器件的延遲時(shí)間離散性很大,往往按照理想情況設(shè)計(jì)的邏輯電路,在實(shí)際工作中有可能產(chǎn)生錯(cuò)誤輸出。一個(gè)組合電路,在它的輸入信號(hào)變化時(shí),輸出出現(xiàn)瞬時(shí)錯(cuò)誤的現(xiàn)象稱(chēng)為組合電路的冒險(xiǎn)現(xiàn)象。如圖3. 11所示為冒險(xiǎn)現(xiàn)象的兩個(gè)例子。
一、實(shí)驗(yàn)?zāi)康?/span>
①掌握用SSI設(shè)計(jì)組合電路及檢測(cè)手法。
②觀(guān)察組合電路的冒險(xiǎn)現(xiàn)象。
二、實(shí)驗(yàn)原理
在實(shí)際工作中常遇到這樣的問(wèn)題:XC2018-100PC84C給定一定的邏輯功能,要求用門(mén)電路器件實(shí)現(xiàn)這一邏輯功能,這是組合邏輯電路設(shè)計(jì)的任務(wù)。使用小規(guī)模集成電路( SSI)進(jìn)行組合電路設(shè)計(jì)的一般步驟如下。
①根據(jù)實(shí)際問(wèn)題對(duì)邏輯功能的要求,定義輸入、輸出邏輯變量,明確輸入、輸出邏輯變量“O”和“1”的物理含義,然后根據(jù)實(shí)際問(wèn)題所描述的邏輯功能列出真值表。
②寫(xiě)出邏輯表達(dá)式,通過(guò)化簡(jiǎn)得出最簡(jiǎn)與非表達(dá)式。
③根據(jù)最簡(jiǎn)與非表達(dá)式,畫(huà)邏輯圖(一般用與非門(mén))實(shí)現(xiàn)此邏輯函數(shù)。若給出的門(mén)電路器件不是與非門(mén),可在最簡(jiǎn)與或表達(dá)式的基礎(chǔ)上進(jìn)行轉(zhuǎn)換,得出與給定器件輸入、輸出關(guān)系相一致的邏輯表達(dá)式,并實(shí)現(xiàn)之。
組合邏輯電路設(shè)計(jì)的關(guān)鍵點(diǎn)之一,往往是對(duì)輸入邏輯變量和輸出邏輯變量作出合理的定義。在定義時(shí),應(yīng)注意以下兩點(diǎn)。
①只有具有二值性的命題(“非此即彼”),才能定義為輸入或輸出邏輯變量。
②要把變量取“1”值的含義表達(dá)清楚。例如:后面講到的本實(shí)驗(yàn)內(nèi)容3中,定義y為“輸皿者輸血給受血者”是錯(cuò)誤的,而定義y表示“輸血者是否可以輸血給受血者”是正確的,因?yàn)?/span>它表明Y=l代表輸血者可以輸血給受血者,Y-O則代表輸血者不可以輸血給受血者。
組合邏輯電路設(shè)計(jì)過(guò)程通常是在理想情況下進(jìn)行的,即假定一切器件均沒(méi)有延遲效應(yīng)。但是實(shí)際中并非如此,信號(hào)通過(guò)任何導(dǎo)線(xiàn)或器件都存在一個(gè)響應(yīng)時(shí)間。由于制造工藝的原因,各器件的延遲時(shí)間離散性很大,往往按照理想情況設(shè)計(jì)的邏輯電路,在實(shí)際工作中有可能產(chǎn)生錯(cuò)誤輸出。一個(gè)組合電路,在它的輸入信號(hào)變化時(shí),輸出出現(xiàn)瞬時(shí)錯(cuò)誤的現(xiàn)象稱(chēng)為組合電路的冒險(xiǎn)現(xiàn)象。如圖3. 11所示為冒險(xiǎn)現(xiàn)象的兩個(gè)例子。
熱門(mén)點(diǎn)擊
- 12C總線(xiàn)工作原理
- 74LS293計(jì)數(shù)器
- 項(xiàng)目的生命周期是項(xiàng)目從開(kāi)始到結(jié)束的過(guò)程
- D/A轉(zhuǎn)換器的主要參數(shù)
- 1位比較器電路原理
- SIM900A綜述
- 集電極開(kāi)路門(mén)
- PCB焊盤(pán)表面涂(鍍)層
- SSI組合電路應(yīng)用和冒險(xiǎn)現(xiàn)象觀(guān)察
- 單穩(wěn)態(tài)與施密特觸發(fā)器的應(yīng)用
推薦技術(shù)資料
- PCB布線(xiàn)要點(diǎn)
- 整機(jī)電路圖見(jiàn)圖4。將電路畫(huà)好、檢查無(wú)誤之后就開(kāi)始進(jìn)行電... [詳細(xì)]
- 高性能CMOS模擬四通道SPDT多路復(fù)用器應(yīng)
- 頂級(jí)汽車(chē)壓力傳感器信號(hào)調(diào)理芯片 (SSC)
- 通用電源管理集成電路 (PMI
- 2.4Ω低導(dǎo)通電阻
- Arm Cortex-M0+微控制器產(chǎn)品組合
- 硅絕緣體(SOI)工藝8位數(shù)字
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究