電子設(shè)計自動化技術(shù)
發(fā)布時間:2014/7/21 21:06:04 訪問次數(shù):773
隨著微電子技術(shù)、計算K3125機技術(shù)和半導(dǎo)體工藝技術(shù)的發(fā)展,出現(xiàn)了電子設(shè)計自動化技術(shù)(Elect。onic Design Automation,EDA)和大規(guī)?删幊碳呻娐罚瑥拇烁淖兞嗽O(shè)計者的設(shè)計思路。傳統(tǒng)的硬件電路設(shè)計方法是采用自下而上的設(shè)計方法,即根據(jù)系統(tǒng)對硬件的要求,詳細編制技術(shù)規(guī)格書并畫出系統(tǒng)控制流圖,然后根據(jù)技術(shù)規(guī)格書和系統(tǒng)控制流圖對系統(tǒng)的功能進行細化,合理地劃分功能模塊并畫出系統(tǒng)的功能框圖,接著進行各功能模塊的細化和電路設(shè)計;各功能模塊電路設(shè)計、調(diào)試完成后,將各功能模塊的硬件電路連接起來再進行系統(tǒng)的調(diào)試,最后完成整個系統(tǒng)的硬件設(shè)計。采用傳統(tǒng)方法設(shè)計數(shù)字系統(tǒng),特別是當電路系統(tǒng)非常龐大時,設(shè)計者必須具備較好的設(shè)計經(jīng)驗,而且繁雜多樣的原理圖的閱讀和修改也給設(shè)計者帶來諸多的不便。由此可見,自T而上的設(shè)計方法是一種低效率性、低可靠性、費時費力且成本高昂的設(shè)計方法。
現(xiàn)代電路與系統(tǒng)的設(shè)計思想是一種自上而下或自頂向下( TDP-DOWN)的模塊化設(shè)計思路。自上而下就是先著眼于整個系統(tǒng)的功能,并按系統(tǒng)的要求把系統(tǒng)分割成若干個子系統(tǒng),再把每個子系統(tǒng)劃分成若干個功能模塊,以標準或常用的基本單元去實現(xiàn)功能模塊。從上到下,每一步都可控制、可發(fā)現(xiàn)錯誤、可修改、可進行不同層次的仿真,處理過程都由軟件自動完成。它可以在所有級別上對硬件設(shè)計進行說明、建模和仿真測試。由此可見,自頂向下的設(shè)計方法是一種高效率性、高穩(wěn)定性、易修改、易查找故障以及可以進行系統(tǒng)仿真的設(shè)計方法。
現(xiàn)代數(shù)字系統(tǒng)的實現(xiàn)是以各種系列的可編程器件為載體,以各種功能強大的編程平臺或開發(fā)軟件為工具進行的?删幊唐骷ǹ删幊踢壿嬈骷、可編程模擬器件、可編程數(shù)字開關(guān)及互連器件等?删幊踢壿嬈骷怯脕韺崿F(xiàn)數(shù)字電路及系統(tǒng)的功能,是構(gòu)成ASIC的基本單元,而ASIC的設(shè)計及實現(xiàn)必須借助EDA技術(shù)。ASIC的改進對EDA工具提出更高的要求,從而促進了EDA技術(shù)的發(fā)展。當今,自頂向下的設(shè)計方法已經(jīng)是EDA技術(shù)的首選設(shè)計方法,是ASIC及FPGA開發(fā)的主耍設(shè)計手段。
隨著微電子技術(shù)、計算K3125機技術(shù)和半導(dǎo)體工藝技術(shù)的發(fā)展,出現(xiàn)了電子設(shè)計自動化技術(shù)(Elect。onic Design Automation,EDA)和大規(guī)模可編程集成電路,從此改變了設(shè)計者的設(shè)計思路。傳統(tǒng)的硬件電路設(shè)計方法是采用自下而上的設(shè)計方法,即根據(jù)系統(tǒng)對硬件的要求,詳細編制技術(shù)規(guī)格書并畫出系統(tǒng)控制流圖,然后根據(jù)技術(shù)規(guī)格書和系統(tǒng)控制流圖對系統(tǒng)的功能進行細化,合理地劃分功能模塊并畫出系統(tǒng)的功能框圖,接著進行各功能模塊的細化和電路設(shè)計;各功能模塊電路設(shè)計、調(diào)試完成后,將各功能模塊的硬件電路連接起來再進行系統(tǒng)的調(diào)試,最后完成整個系統(tǒng)的硬件設(shè)計。采用傳統(tǒng)方法設(shè)計數(shù)字系統(tǒng),特別是當電路系統(tǒng)非常龐大時,設(shè)計者必須具備較好的設(shè)計經(jīng)驗,而且繁雜多樣的原理圖的閱讀和修改也給設(shè)計者帶來諸多的不便。由此可見,自T而上的設(shè)計方法是一種低效率性、低可靠性、費時費力且成本高昂的設(shè)計方法。
現(xiàn)代電路與系統(tǒng)的設(shè)計思想是一種自上而下或自頂向下( TDP-DOWN)的模塊化設(shè)計思路。自上而下就是先著眼于整個系統(tǒng)的功能,并按系統(tǒng)的要求把系統(tǒng)分割成若干個子系統(tǒng),再把每個子系統(tǒng)劃分成若干個功能模塊,以標準或常用的基本單元去實現(xiàn)功能模塊。從上到下,每一步都可控制、可發(fā)現(xiàn)錯誤、可修改、可進行不同層次的仿真,處理過程都由軟件自動完成。它可以在所有級別上對硬件設(shè)計進行說明、建模和仿真測試。由此可見,自頂向下的設(shè)計方法是一種高效率性、高穩(wěn)定性、易修改、易查找故障以及可以進行系統(tǒng)仿真的設(shè)計方法。
現(xiàn)代數(shù)字系統(tǒng)的實現(xiàn)是以各種系列的可編程器件為載體,以各種功能強大的編程平臺或開發(fā)軟件為工具進行的?删幊唐骷ǹ删幊踢壿嬈骷、可編程模擬器件、可編程數(shù)字開關(guān)及互連器件等?删幊踢壿嬈骷怯脕韺崿F(xiàn)數(shù)字電路及系統(tǒng)的功能,是構(gòu)成ASIC的基本單元,而ASIC的設(shè)計及實現(xiàn)必須借助EDA技術(shù)。ASIC的改進對EDA工具提出更高的要求,從而促進了EDA技術(shù)的發(fā)展。當今,自頂向下的設(shè)計方法已經(jīng)是EDA技術(shù)的首選設(shè)計方法,是ASIC及FPGA開發(fā)的主耍設(shè)計手段。
上一篇:語言狀態(tài)提示電路
上一篇:采用自頂向下方法的優(yōu)點
熱門點擊
- 使用LabVIEW函數(shù)打印報表
- 使用UDP協(xié)議接收數(shù)據(jù)程序
- 輸出波形信號
- 隨機存取存儲器的應(yīng)用
- 傳統(tǒng)DAQ的模擬信號采集
- 測試數(shù)據(jù)處理
- 監(jiān)控系統(tǒng)軟件結(jié)構(gòu)
- 計算機網(wǎng)絡(luò)的結(jié)構(gòu)
- 直觀檢查法
- 電子設(shè)計自動化技術(shù)
推薦技術(shù)資料
- 繪制印制電路板的過程
- 繪制印制電路板是相當重要的過程,EPL2010新穎的理... [詳細]
- 1200 V CoolSiC MOSFET
- 高帶寬內(nèi)存(HBM)和芯片間互連(ICI)應(yīng)
- 第七代TPU—Ironwood
- Neuralink新款“心靈感
- IR最新功率MOSFET的30
- 全新第4代SiC MOSFET
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究