QuartusⅡ開發(fā)軟件應(yīng)用簡(jiǎn)介
發(fā)布時(shí)間:2014/7/23 20:32:47 訪問次數(shù):1014
Altera公司的QuartusⅡ是業(yè)內(nèi)領(lǐng)先的FPGA設(shè)計(jì)軟件,具有功能最全面的開發(fā)環(huán)境,也是Altera公司繼MAX+PLUSⅡ之后開發(fā)的能對(duì)CPLD/FPGA類器件進(jìn)行設(shè)計(jì)、MAX660ESA仿真和編程的優(yōu)秀工具軟件。該軟件界面友好,使用便捷,功能強(qiáng)大,是一個(gè)完全集成化的可編程邏輯設(shè)計(jì)環(huán)境。該軟件具有開放性、與結(jié)構(gòu)無關(guān)、多平臺(tái)、完全集成化、豐富的設(shè)計(jì)庫、模塊化工具、支持各種HDL、有多種高級(jí)編程語言接口等特點(diǎn),可以很方便地與以往的MAX+PLUSⅡ設(shè)計(jì)環(huán)境相切換。與MAX+PLUSⅡ軟件相比較,其VHDL語言編譯功
能更加強(qiáng)大、器件庫器件更加豐富、仿真編程功能更加強(qiáng)大,是目前本公司推出的最先進(jìn),也是行內(nèi)推出的優(yōu)秀EDA工具軟件,非常適合教學(xué)、科研和開發(fā)等多種場(chǎng)合使用。
一、QuartusⅡ的特點(diǎn)
①最易使用的CPLD設(shè)計(jì)軟件。
②QuartusⅡ給MAX+PLUSⅡ用戶帶來的優(yōu)勢(shì)。
③支持很多系列的器件。
④效率高、易于使用的FPGA設(shè)計(jì)流程。
⑤支持基于知識(shí)產(chǎn)權(quán)系統(tǒng)設(shè)計(jì)的軟件。
⑥采用了業(yè)內(nèi)領(lǐng)先的時(shí)序逼近方法。
⑦驗(yàn)證方案多樣化。
⑧QuartusⅡ軟件簡(jiǎn)化了HardCopy設(shè)訃。
⑨擁有強(qiáng)大的軟件開發(fā)工具QuartusⅡSoftware Builder。
⑩支持最新VHDL和Verilog語言標(biāo)準(zhǔn)的寄存器傳輸級(jí)(RTL)綜合,在綜合及設(shè)計(jì)實(shí)現(xiàn)之前,RTL查看器提供VHDL或Verilog設(shè)計(jì)的圖形化描述,支持所有領(lǐng)先的第三方綜合流程,用以支持MAXⅡCPLD和最新FPGA系列的高級(jí)特性。
Altera公司的QuartusⅡ是業(yè)內(nèi)領(lǐng)先的FPGA設(shè)計(jì)軟件,具有功能最全面的開發(fā)環(huán)境,也是Altera公司繼MAX+PLUSⅡ之后開發(fā)的能對(duì)CPLD/FPGA類器件進(jìn)行設(shè)計(jì)、MAX660ESA仿真和編程的優(yōu)秀工具軟件。該軟件界面友好,使用便捷,功能強(qiáng)大,是一個(gè)完全集成化的可編程邏輯設(shè)計(jì)環(huán)境。該軟件具有開放性、與結(jié)構(gòu)無關(guān)、多平臺(tái)、完全集成化、豐富的設(shè)計(jì)庫、模塊化工具、支持各種HDL、有多種高級(jí)編程語言接口等特點(diǎn),可以很方便地與以往的MAX+PLUSⅡ設(shè)計(jì)環(huán)境相切換。與MAX+PLUSⅡ軟件相比較,其VHDL語言編譯功
能更加強(qiáng)大、器件庫器件更加豐富、仿真編程功能更加強(qiáng)大,是目前本公司推出的最先進(jìn),也是行內(nèi)推出的優(yōu)秀EDA工具軟件,非常適合教學(xué)、科研和開發(fā)等多種場(chǎng)合使用。
一、QuartusⅡ的特點(diǎn)
①最易使用的CPLD設(shè)計(jì)軟件。
②QuartusⅡ給MAX+PLUSⅡ用戶帶來的優(yōu)勢(shì)。
③支持很多系列的器件。
④效率高、易于使用的FPGA設(shè)計(jì)流程。
⑤支持基于知識(shí)產(chǎn)權(quán)系統(tǒng)設(shè)計(jì)的軟件。
⑥采用了業(yè)內(nèi)領(lǐng)先的時(shí)序逼近方法。
⑦驗(yàn)證方案多樣化。
⑧QuartusⅡ軟件簡(jiǎn)化了HardCopy設(shè)訃。
⑨擁有強(qiáng)大的軟件開發(fā)工具QuartusⅡSoftware Builder。
⑩支持最新VHDL和Verilog語言標(biāo)準(zhǔn)的寄存器傳輸級(jí)(RTL)綜合,在綜合及設(shè)計(jì)實(shí)現(xiàn)之前,RTL查看器提供VHDL或Verilog設(shè)計(jì)的圖形化描述,支持所有領(lǐng)先的第三方綜合流程,用以支持MAXⅡCPLD和最新FPGA系列的高級(jí)特性。
上一篇:手工調(diào)整布線
熱門點(diǎn)擊
- 二-十進(jìn)制譯碼器
- LabVIEW的視覺VI及數(shù)字圖像處理
- 公法線長(zhǎng)度測(cè)量
- 零階采樣保持器
- 微分型單穩(wěn)態(tài)觸發(fā)器實(shí)驗(yàn)電路
- 自動(dòng)打開DataSocket Server
- 關(guān)聯(lián)維數(shù)計(jì)算
- 采樣信號(hào)中噪聲的影響與抑制
- 模糊規(guī)則庫編輯器Rulebase-Edito
- 動(dòng)態(tài)加載VI
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細(xì)]
- 觸摸屏控制器ADS7845數(shù)字接口和應(yīng)用說明
- 16-40MHz 10位總線LVDS隨機(jī)鎖解
- SDG800系列信號(hào)源的EasyPulse技
- 三相T/6正弦波形發(fā)生器電路圖應(yīng)用詳解
- 高性能示波器RIGOL CAN-FD總線分析
- DG5000 Pro系列函數(shù)/任意波形發(fā)生器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究