基帶跳頻配置圖
發(fā)布時間:2014/10/23 20:03:57 訪問次數(shù):793
射頻跳頻又叫綜合跳頻。在射頻跳頻模式下,每個發(fā)射機連接固定的時隙控制器。OP1177ARZ突發(fā)將被直接從時隙控制器傳遞給固定的發(fā)射機。與基帶跳頻不同的是,在射頻跳頻的模式下,發(fā)射機對每一個突發(fā)都將以跳頻序列中規(guī)定的頻點發(fā)射。
射頻跳頻原理圖如圖7-25所示。
圖7-25射頻跳頻原理圖
射頻跳頻只能使用寬帶混合合路器( wide-band hybrid combiners),這種合路器只能合路兩路信號,多路信號的合路需要使用多個合路器級聯(lián)的方法,每次合路都會帶來3dB左右的插入損耗,合路的信號越多,插入損耗越大。射頻跳頻的優(yōu)點是跳頻頻點的數(shù)目不受發(fā)信機數(shù)目的限制。通常射頻跳頻能夠用于頻率復(fù)用度大、干擾嚴重的部分負載網(wǎng)絡(luò)(頻率負載率較低的網(wǎng)絡(luò)稱為部分負載網(wǎng)絡(luò),其使用的頻率數(shù)遠大于物理載波數(shù)),為了獲得最大的跳頻增益以及干擾均衡性能,每個收發(fā)信機( TRX)都工作在很多跳頻頻點上。
射頻跳頻又叫綜合跳頻。在射頻跳頻模式下,每個發(fā)射機連接固定的時隙控制器。OP1177ARZ突發(fā)將被直接從時隙控制器傳遞給固定的發(fā)射機。與基帶跳頻不同的是,在射頻跳頻的模式下,發(fā)射機對每一個突發(fā)都將以跳頻序列中規(guī)定的頻點發(fā)射。
射頻跳頻原理圖如圖7-25所示。
圖7-25射頻跳頻原理圖
射頻跳頻只能使用寬帶混合合路器( wide-band hybrid combiners),這種合路器只能合路兩路信號,多路信號的合路需要使用多個合路器級聯(lián)的方法,每次合路都會帶來3dB左右的插入損耗,合路的信號越多,插入損耗越大。射頻跳頻的優(yōu)點是跳頻頻點的數(shù)目不受發(fā)信機數(shù)目的限制。通常射頻跳頻能夠用于頻率復(fù)用度大、干擾嚴重的部分負載網(wǎng)絡(luò)(頻率負載率較低的網(wǎng)絡(luò)稱為部分負載網(wǎng)絡(luò),其使用的頻率數(shù)遠大于物理載波數(shù)),為了獲得最大的跳頻增益以及干擾均衡性能,每個收發(fā)信機( TRX)都工作在很多跳頻頻點上。
上一篇:基帶跳頻
熱門點擊
- LabVIEW中的圖形化顯示控件
- Data Request (CP-ACK):
- LabVIEW的菜單欄和工具欄
- 數(shù)字簽名必須保證能夠?qū)崿F(xiàn)以下三點功能
- 自動光學(xué)檢查英文全稱為Automatic O
- 兩路信號之間沒有相位差
- 每跳行為PHB
- 有效載荷類型
- BSC內(nèi)切換
- H323終端使用H323協(xié)議進行多媒體通信
推薦技術(shù)資料
- 頻譜儀的解調(diào)功能
- 現(xiàn)代頻譜儀在跟蹤源模式下也可以使用Maker和△Mak... [詳細]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究