簡單輸出口的擴(kuò)展
發(fā)布時(shí)間:2016/7/19 21:06:49 訪問次數(shù):496
輸出口擴(kuò)展的主要目的是進(jìn)行數(shù)AD7888ARU-REEL據(jù)的鎖存,如⒎Lm73和⒎Ls373等。下面以⒕LS377為例介紹。
TzILs3”為帶有允許輸出端的8D鎖存器,有8個(gè)輸入端,8個(gè)輸出端,1個(gè)時(shí)鐘輸入端CLK。當(dāng)一個(gè)鎖存允許信號(hào)到來時(shí),CLK端信號(hào)會(huì)出現(xiàn)一個(gè)上升沿,把8位輸入數(shù)據(jù)打入8位的鎖存器。
【例9.5,通過P0口擴(kuò)展一片γLS3刀鎖存器作為輸出口,該鎖存器可以視作一個(gè)外部RAM單元。
使用MOVX @DPTR,A指令可以訪問外擴(kuò)的鎖存器,輸出控制信號(hào)為WR,接口邏輯如圖9,11所示。
WR信號(hào)由0變?yōu)?時(shí),由于Tz1Ls3刀屬于D觸發(fā)器,上升沿有效,此時(shí)可由圖中的P0口輸出8位TTL電平信號(hào)經(jīng)由γLs3刀鎖存輸出。
輸出口擴(kuò)展的主要目的是進(jìn)行數(shù)AD7888ARU-REEL據(jù)的鎖存,如⒎Lm73和⒎Ls373等。下面以⒕LS377為例介紹。
TzILs3”為帶有允許輸出端的8D鎖存器,有8個(gè)輸入端,8個(gè)輸出端,1個(gè)時(shí)鐘輸入端CLK。當(dāng)一個(gè)鎖存允許信號(hào)到來時(shí),CLK端信號(hào)會(huì)出現(xiàn)一個(gè)上升沿,把8位輸入數(shù)據(jù)打入8位的鎖存器。
【例9.5,通過P0口擴(kuò)展一片γLS3刀鎖存器作為輸出口,該鎖存器可以視作一個(gè)外部RAM單元。
使用MOVX @DPTR,A指令可以訪問外擴(kuò)的鎖存器,輸出控制信號(hào)為WR,接口邏輯如圖9,11所示。
WR信號(hào)由0變?yōu)?時(shí),由于Tz1Ls3刀屬于D觸發(fā)器,上升沿有效,此時(shí)可由圖中的P0口輸出8位TTL電平信號(hào)經(jīng)由γLs3刀鎖存輸出。
熱門點(diǎn)擊
- NMOsFET的輸出特性曲線
- N、P阱的形成
- C51單片機(jī)的中斷系統(tǒng)有幾個(gè)中斷源?
- 在80C51單片機(jī)片外擴(kuò)展64KB的程序存儲(chǔ)
- 熱載流子效應(yīng)的影響因素
- 串口中斷優(yōu)先級(jí)設(shè)置位
- 中斷系統(tǒng)的初始化
- 中斷服務(wù)子程序的編寫
- 加速系數(shù)是加速壽命試驗(yàn)的一個(gè)重要參數(shù)
- ADC08O9簡介
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究