FET通過(guò)加在柵極上的電壓可以控制流過(guò)漏極的電流
發(fā)布時(shí)間:2016/10/7 16:57:40 訪(fǎng)問(wèn)次數(shù):2674
FET通過(guò)加在柵極上的電壓可以控制流過(guò)漏極的電流。
(1)柵極上不加電壓時(shí)MR-75000
柵極上不加電壓時(shí),由于S、D之間的電壓VDS作用,在D、S之間的溝道中流過(guò)漏極電流JD。
(2)柵極上加反向電壓時(shí)
如圖2. 34(b)所示,在G、S之間加反向電壓VGS時(shí),由于PN結(jié)的
耗盡層擴(kuò)大.溝道的寬度變窄,電流變得難以流動(dòng),ID減少。
FET的特性
是FET各部分電壓一電流的測(cè)量電路,是電壓一電流特性,由此可知:
①增大漏極、源極之間的電壓V DS時(shí),V吣達(dá)到某個(gè)值以前漏極電流ID與VDS成正比增大。
②V DS變大時(shí),ID恒定。這時(shí)把ID恒定時(shí)的電壓V吣的最小值稱(chēng)
為夾斷電壓Vp。柵極、源極之間的電壓VG。越大,VP越小。
③VGS稍有改變就可以極大地改變J。。因此,也把VGS稱(chēng)為
柵壓。
FET通過(guò)加在柵極上的電壓可以控制流過(guò)漏極的電流。
(1)柵極上不加電壓時(shí)MR-75000
柵極上不加電壓時(shí),由于S、D之間的電壓VDS作用,在D、S之間的溝道中流過(guò)漏極電流JD。
(2)柵極上加反向電壓時(shí)
如圖2. 34(b)所示,在G、S之間加反向電壓VGS時(shí),由于PN結(jié)的
耗盡層擴(kuò)大.溝道的寬度變窄,電流變得難以流動(dòng),ID減少。
FET的特性
是FET各部分電壓一電流的測(cè)量電路,是電壓一電流特性,由此可知:
①增大漏極、源極之間的電壓V DS時(shí),V吣達(dá)到某個(gè)值以前漏極電流ID與VDS成正比增大。
②V DS變大時(shí),ID恒定。這時(shí)把ID恒定時(shí)的電壓V吣的最小值稱(chēng)
為夾斷電壓Vp。柵極、源極之間的電壓VG。越大,VP越小。
③VGS稍有改變就可以極大地改變J。。因此,也把VGS稱(chēng)為
柵壓。
上一篇:結(jié)型FET
上一篇:FET的用途
熱門(mén)點(diǎn)擊
- 風(fēng)能(E)的大小與風(fēng)速的立方(y3)成正比
- 描述光譜特性的兩個(gè)主要參數(shù)是峰值波長(zhǎng)和半強(qiáng)度
- 該電路內(nèi)含三個(gè)獨(dú)立的三輸入端與非門(mén)
- FET通過(guò)加在柵極上的電壓可以控制流過(guò)漏極的
- 焊錫膏的手動(dòng)印刷流程
- ICT在線(xiàn)測(cè)試
- 拖焊法焊接四面引腳的QFP集成電路
- 熒光屏
- 通常所說(shuō)的磁性材料是指強(qiáng)磁性物質(zhì)
- 保養(yǎng)維護(hù)記錄表
推薦技術(shù)資料
- 硬盤(pán)式MP3播放器終級(jí)改
- 一次偶然的機(jī)會(huì)我結(jié)識(shí)了NE0 2511,那是一個(gè)遠(yuǎn)方的... [詳細(xì)]
- 高性能CMOS模擬四通道SPDT多路復(fù)用器應(yīng)
- 頂級(jí)汽車(chē)壓力傳感器信號(hào)調(diào)理芯片 (SSC)
- 通用電源管理集成電路 (PMI
- 2.4Ω低導(dǎo)通電阻
- Arm Cortex-M0+微控制器產(chǎn)品組合
- 硅絕緣體(SOI)工藝8位數(shù)字
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究