根據(jù)實(shí)驗(yàn)任務(wù)要求設(shè)計(jì)組合電路
發(fā)布時(shí)間:2016/12/15 20:29:56 訪問(wèn)次數(shù):1012
預(yù)習(xí)要求
根據(jù)實(shí)驗(yàn)任務(wù)要求設(shè)計(jì)組合電路,了解所用芯片的引腳功能,并根據(jù)所給的芯片畫(huà)出邏輯圖。 FDC5614P
實(shí)驗(yàn)報(bào)告
(l)寫(xiě)出實(shí)驗(yàn)任務(wù)的設(shè)計(jì)過(guò)程,畫(huà)出設(shè)計(jì)的邏輯電路圖。
(2)對(duì)所設(shè)計(jì)的電路進(jìn)行實(shí)驗(yàn)測(cè)試,記錄測(cè)試結(jié)果。
(3)寫(xiě)出組合邏輯電路的設(shè)計(jì)體會(huì)。
設(shè)計(jì)性實(shí)驗(yàn)
實(shí)驗(yàn)?zāi)康?/span>
通過(guò)實(shí)驗(yàn),觀察競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象,學(xué)習(xí)使用消除競(jìng)爭(zhēng)冒險(xiǎn)的方法;掌握組合邏輯電路的設(shè)計(jì)、調(diào)試方法。
預(yù)習(xí)要求
根據(jù)實(shí)驗(yàn)任務(wù)要求設(shè)計(jì)組合電路,了解所用芯片的引腳功能,并根據(jù)所給的芯片畫(huà)出邏輯圖。 FDC5614P
實(shí)驗(yàn)報(bào)告
(l)寫(xiě)出實(shí)驗(yàn)任務(wù)的設(shè)計(jì)過(guò)程,畫(huà)出設(shè)計(jì)的邏輯電路圖。
(2)對(duì)所設(shè)計(jì)的電路進(jìn)行實(shí)驗(yàn)測(cè)試,記錄測(cè)試結(jié)果。
(3)寫(xiě)出組合邏輯電路的設(shè)計(jì)體會(huì)。
設(shè)計(jì)性實(shí)驗(yàn)
實(shí)驗(yàn)?zāi)康?/span>
通過(guò)實(shí)驗(yàn),觀察競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象,學(xué)習(xí)使用消除競(jìng)爭(zhēng)冒險(xiǎn)的方法;掌握組合邏輯電路的設(shè)計(jì)、調(diào)試方法。
熱門(mén)點(diǎn)擊
- 整流橋的主要參數(shù)有反向峰值電壓
- 平均傳輸延遲時(shí)間
- 單發(fā)脈沖發(fā)生器實(shí)驗(yàn)
- IPM的參數(shù)
- 觀察競(jìng)爭(zhēng)冒險(xiǎn)現(xiàn)象
- 實(shí)驗(yàn)儀器與器件
- 晶閘管中頻電源的工作原理
- 復(fù)習(xí)有關(guān)寄存器的內(nèi)容
- 逆變電路有關(guān)波形
- 負(fù)載電流LI和負(fù)載電壓
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門(mén)信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究