多電容并聯(lián)時的合成衰減特性
發(fā)布時間:2017/3/2 22:02:32 訪問次數(shù):350
通常去耦電容在諧振頻率附近能得到較好濾波效果。若需要濾除的騷擾頻率范圍較寬, C0402C0G1C080D020BC常用的做法是將兩個或多個不同容量的去耦電容并聯(lián),如圖3-5所示,這樣可以在更寬的頻譜分布范圍內(nèi)降低電源網(wǎng)絡產(chǎn)生的開關騷擾。多個去耦電容能提供更寬的頻譜范圍的騷擾抑制,因此也就能更有效地改善去耦能力。大小電容的取值一般相差兩個數(shù)量級,可以提供有效的去耦(如0.1uF+0.0O1uF并聯(lián)),這是控制濾波元器件成本和保證濾波效果之間的一個折中選擇。
圖3-5 多電容并聯(lián)時的合成衰減特性
數(shù)字電路的去耦,低的ESR值比諧振頻率更為重要,因為低的ESR值可以提供更低的接地阻抗。這樣當騷擾超過諧振頻率、電容呈現(xiàn)感性時,仍能保持較低阻抗以提供足夠的去耦能力。
通常去耦電容在諧振頻率附近能得到較好濾波效果。若需要濾除的騷擾頻率范圍較寬, C0402C0G1C080D020BC常用的做法是將兩個或多個不同容量的去耦電容并聯(lián),如圖3-5所示,這樣可以在更寬的頻譜分布范圍內(nèi)降低電源網(wǎng)絡產(chǎn)生的開關騷擾。多個去耦電容能提供更寬的頻譜范圍的騷擾抑制,因此也就能更有效地改善去耦能力。大小電容的取值一般相差兩個數(shù)量級,可以提供有效的去耦(如0.1uF+0.0O1uF并聯(lián)),這是控制濾波元器件成本和保證濾波效果之間的一個折中選擇。
圖3-5 多電容并聯(lián)時的合成衰減特性
數(shù)字電路的去耦,低的ESR值比諧振頻率更為重要,因為低的ESR值可以提供更低的接地阻抗。這樣當騷擾超過諧振頻率、電容呈現(xiàn)感性時,仍能保持較低阻抗以提供足夠的去耦能力。
上一篇:去耦電容
上一篇: X電容和Y電容都是安規(guī)電容
熱門點擊
- 運算放大器的封裝與圖形符號
- RAC插頭/插座(蓮花插頭/插座)
- 電壓探頭
- 貼片式集成電路
- 接插件的主要特性參數(shù)
- 集成電路的線路設計
- 單結(jié)晶體管質(zhì)量檢測
- 正弦波發(fā)生器
- 晶圓還可以通過涂化學底膠來保證它能和光刻膠黏
- 額定電壓
推薦技術資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細]