布置在PCB邊緣的敏感線為何容易受ESD干擾
發(fā)布時間:2017/6/27 21:01:34 訪問次數(shù):457
布置在PCB邊緣的敏感線為何容易受ESD干擾
【現(xiàn)象描述】
某接地臺式產(chǎn)品,對接地端子處進行測試電壓為±6kⅤ的ESD接觸放電測試時,系統(tǒng)出現(xiàn)復位現(xiàn)象。 OB3396AP測試中嘗試將接地端子與內(nèi)部數(shù)字工作地相連的Y電容斷開,測試結(jié)果并未明顯改善。
【原困分析】
ESD干擾進入產(chǎn)品內(nèi)部電路,形式多種多樣。對于本案例中的被測產(chǎn)品來說,其測試點為接地點,大部分的EsD干擾能量將從接地線流走,也就是說ESD電流并沒有直接流人該產(chǎn)品的內(nèi)部電路,但是,處在IEC610O0-⒋2標準規(guī)定的ESD測試環(huán)境中的這個臺式設(shè)備,其接地線長度在1m左右,該接地線將產(chǎn)生較大的接地引線電感(可以用1uH/m來估算),在靜電放電干擾發(fā)生時(即圖6.⒍中開關(guān)K閉合時),高頻率的(小于1ns的上升沿)靜電放電電流并不能使該被測產(chǎn)品接地點上的電壓為零(即圖6.鉀中G點的電壓在Κ閉合時并不為零)。這個在接地端子上不為零的電壓將會進一步進人產(chǎn)品內(nèi)部電路。圖6。已經(jīng)給出了ESD干擾進人產(chǎn)品內(nèi)部PCB的原理圖。
布置在PCB邊緣的敏感線為何容易受ESD干擾
【現(xiàn)象描述】
某接地臺式產(chǎn)品,對接地端子處進行測試電壓為±6kⅤ的ESD接觸放電測試時,系統(tǒng)出現(xiàn)復位現(xiàn)象。 OB3396AP測試中嘗試將接地端子與內(nèi)部數(shù)字工作地相連的Y電容斷開,測試結(jié)果并未明顯改善。
【原困分析】
ESD干擾進入產(chǎn)品內(nèi)部電路,形式多種多樣。對于本案例中的被測產(chǎn)品來說,其測試點為接地點,大部分的EsD干擾能量將從接地線流走,也就是說ESD電流并沒有直接流人該產(chǎn)品的內(nèi)部電路,但是,處在IEC610O0-⒋2標準規(guī)定的ESD測試環(huán)境中的這個臺式設(shè)備,其接地線長度在1m左右,該接地線將產(chǎn)生較大的接地引線電感(可以用1uH/m來估算),在靜電放電干擾發(fā)生時(即圖6.⒍中開關(guān)K閉合時),高頻率的(小于1ns的上升沿)靜電放電電流并不能使該被測產(chǎn)品接地點上的電壓為零(即圖6.鉀中G點的電壓在Κ閉合時并不為零)。這個在接地端子上不為零的電壓將會進一步進人產(chǎn)品內(nèi)部電路。圖6。已經(jīng)給出了ESD干擾進人產(chǎn)品內(nèi)部PCB的原理圖。
上一篇:高速信號線鏡像回流有效面積剖面
上一篇:PCB與參考接地板之間的寄生電容
熱門點擊
- 硼擴散為什么采用兩步擴散工藝
- EMC電磁兼容設(shè)計與測試案例分析
- 用來測量正弦交流電壓的有效值
- 濕法刻蝕
- DC/DC電源輸入/輸出端口出現(xiàn)
- 電子束曝光
- 前烘
- 鐵氧體磁環(huán)與EFT/B抗擾度
- 有以下三種方式可以改進該輻射問題:
- 三極濺射和四極濺射
推薦技術(shù)資料
- AMOLED顯示驅(qū)動芯片關(guān)鍵技
- CMOS圖像傳感器技術(shù)參數(shù)設(shè)計
- GB300 超級芯片應(yīng)用需求分
- 4NP 工藝NVIDIA Bl
- GB300 芯片、NVL72
- 首個最新高端芯片人工智能服務(wù)器
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究