退耦電容設(shè)計
發(fā)布時間:2017/7/19 19:54:32 訪問次數(shù):345
一般來說,印制電路板設(shè)計時通常在板子的關(guān)鍵部位設(shè)置退耦電容。退耦電KSZ8081RNBIATR容由集成電路的速度和工作頻率所決定,通常來說,速度越快,頻率越高,所需的電容容量越小,且需使用高頻電容。以下為退耦電容的設(shè)計要求。
(1)電源輸入端需配置一個10~100uF的電解電容,也可以將一只10uF的電解電容和一只0.1uF的瓷片電容并聯(lián)后接在電源的輸人端。當電源線在印制電路板內(nèi)的長度大于100mm時應(yīng)再加一組電容。
(2)板子上至少每4~8個集成芯片的電源處需連接一個1~10pF的電容。若印制板空間允許,則最好每個集成芯片的電源處都應(yīng)連接一個0.01pF的瓷片電容。這里的退耦電容要加在電源線和地線之間。
(3)對于如RAM、R0M存儲器這樣的抗噪能力較差、電源斷開時變化較大的器件,應(yīng)在芯片的電源和地之間接入退耦電容。
(4)若板中有繼電器、按鈕等元器件時,必須在電路中加入RC電路進行放電,以防操作時產(chǎn)生放電火花。
(5)C0MS芯片的輸人阻抗比較高,極易受到外界的干擾,在使用時不用的輸人端要正確的進行接地或接電源處理。
(6)退耦電容的引線不能留得太長,尤其在高頻電路中的旁路電容引線更要短。
一般來說,印制電路板設(shè)計時通常在板子的關(guān)鍵部位設(shè)置退耦電容。退耦電KSZ8081RNBIATR容由集成電路的速度和工作頻率所決定,通常來說,速度越快,頻率越高,所需的電容容量越小,且需使用高頻電容。以下為退耦電容的設(shè)計要求。
(1)電源輸入端需配置一個10~100uF的電解電容,也可以將一只10uF的電解電容和一只0.1uF的瓷片電容并聯(lián)后接在電源的輸人端。當電源線在印制電路板內(nèi)的長度大于100mm時應(yīng)再加一組電容。
(2)板子上至少每4~8個集成芯片的電源處需連接一個1~10pF的電容。若印制板空間允許,則最好每個集成芯片的電源處都應(yīng)連接一個0.01pF的瓷片電容。這里的退耦電容要加在電源線和地線之間。
(3)對于如RAM、R0M存儲器這樣的抗噪能力較差、電源斷開時變化較大的器件,應(yīng)在芯片的電源和地之間接入退耦電容。
(4)若板中有繼電器、按鈕等元器件時,必須在電路中加入RC電路進行放電,以防操作時產(chǎn)生放電火花。
(5)C0MS芯片的輸人阻抗比較高,極易受到外界的干擾,在使用時不用的輸人端要正確的進行接地或接電源處理。
(6)退耦電容的引線不能留得太長,尤其在高頻電路中的旁路電容引線更要短。
上一篇:抗電磁干擾設(shè)計
上一篇:印制電路板的圖紙繪制
熱門點擊
- 新烙鐵的鍍錫
- Quartus II編譯器由幾個處理模塊組成
- 調(diào)幅收音機的安裝與調(diào)試
- 焊點的質(zhì)量檢查
- 電位器的分辨率
- 碳膜電阻
- 晶振與參考接地板之間的容性耦合導(dǎo)致輻射發(fā)射原
- 中國強制性產(chǎn)品認證即3C認證
- 焊料的施加方法
- 電路板的絕緣電阻
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究