Altera第二代低成本FPGA Cyclone II問世
發(fā)布時間:2007/8/30 0:00:00 訪問次數(shù):636
Altera最近宣布,將以新一代Cyclone II FPGA搶攻低大量的成本消費類終端市場,過去此市場一直是ASIC與ASSP的天下。Altera希望憑借第二代Cyclone II降低30%成本、擴增三倍邏輯容量,以及增加50%速度的優(yōu)勢,推動更多數(shù)字消費產(chǎn)品采用FPGA進行設(shè)計。
Cyclone II是Altera第二代低成本FPGA,它的容量范圍為4,068~68,416個邏輯單元,內(nèi)含150個嵌入式18×18乘法器,這些乘法器時脈可達250MHz,適合實現(xiàn)低成本DSP運用。另外,該組件也支持第二代Nios II嵌入式軟核心處理器,據(jù)稱能在0.35美元的邏輯上實現(xiàn)超過100DMIPS的性能。
Altera預(yù)計,Cyclone II將成為ASIC、ASSP市場最強大的競爭者。該公司亞太區(qū)市場總監(jiān)梁樂觀表示,低成本FPGA能為電子產(chǎn)品設(shè)計帶來更多選擇。舉例來說,目前數(shù)字消費產(chǎn)品的主流設(shè)計是采用ASSP,但它無法在同一系列產(chǎn)品上實現(xiàn)差異化;若要實現(xiàn)差異化,必須加入一個小型ASIC,二者的設(shè)計時間加起來長達一年。
不過,若以核心ASSP+FPGA的組合進行設(shè)計,不僅能節(jié)省一半的設(shè)計時間,同時FPGA可編程的特性,也有助產(chǎn)品實現(xiàn)差異化,并大幅降低開發(fā)成本,預(yù)估將成為未來數(shù)字消費商品的主流設(shè)計方式。
Cyclone II組件將采用臺積電90納米低K工藝制造,與上一代Cyclone相比,速度提升了70%,成本則降低了50%。Altera在130納米采用氟硅玻璃(FSG)工藝,而在邁入90納米時代時,該公司決定采用低k工藝。梁樂觀指出,在90納米工藝采用低k工藝,性能將比FSG提升10%,功耗則減少10%──如此將使Cyclone II擁有足以與ASIC媲美的性能與成本優(yōu)勢。
“未來的半導(dǎo)體組件都必須擁有可編程能力,”梁樂觀指出。他認為,以FPGA或結(jié)構(gòu)化ASIC這類具備可編程能力的組件取代傳統(tǒng)ASIC設(shè)計趨勢已經(jīng)形成,“據(jù)Dataquest調(diào)查,5年前,全球ASIC Design Start總數(shù)超過20,000個,但2003年卻不到2,000個,這意味著在產(chǎn)品生命周期迅速縮短的未來,可編程邏輯組件將成為數(shù)字消費產(chǎn)品的設(shè)計核心。”
事實上,Dataquest也預(yù)計,2004年消費性電子市場對FPGA的需求將達到3億9,000萬美元,預(yù)計2008年此數(shù)字將成長至11億6,000萬美元,年復(fù)合成長率為31.9%。
自2003年1月出貨以來,Cyclone系列組件的出貨量已達300萬片。梁樂觀透露,目前韓國所有出貨的PDP均內(nèi)含Cyclone,另外,RCA的50吋DLP TV、飛利浦的30吋LCD TV等產(chǎn)品也都采用了Cyclone。不過,梁樂觀強調(diào),隨著更低成本Cyclone II的推出,未來這一系列低成本FPGA將被應(yīng)用在更多領(lǐng)域,包括消費、工業(yè)、汽車、有線和無線通信,都將成為Cyclone II的目標市場。
Altera最近宣布,將以新一代Cyclone II FPGA搶攻低大量的成本消費類終端市場,過去此市場一直是ASIC與ASSP的天下。Altera希望憑借第二代Cyclone II降低30%成本、擴增三倍邏輯容量,以及增加50%速度的優(yōu)勢,推動更多數(shù)字消費產(chǎn)品采用FPGA進行設(shè)計。
Cyclone II是Altera第二代低成本FPGA,它的容量范圍為4,068~68,416個邏輯單元,內(nèi)含150個嵌入式18×18乘法器,這些乘法器時脈可達250MHz,適合實現(xiàn)低成本DSP運用。另外,該組件也支持第二代Nios II嵌入式軟核心處理器,據(jù)稱能在0.35美元的邏輯上實現(xiàn)超過100DMIPS的性能。
Altera預(yù)計,Cyclone II將成為ASIC、ASSP市場最強大的競爭者。該公司亞太區(qū)市場總監(jiān)梁樂觀表示,低成本FPGA能為電子產(chǎn)品設(shè)計帶來更多選擇。舉例來說,目前數(shù)字消費產(chǎn)品的主流設(shè)計是采用ASSP,但它無法在同一系列產(chǎn)品上實現(xiàn)差異化;若要實現(xiàn)差異化,必須加入一個小型ASIC,二者的設(shè)計時間加起來長達一年。
不過,若以核心ASSP+FPGA的組合進行設(shè)計,不僅能節(jié)省一半的設(shè)計時間,同時FPGA可編程的特性,也有助產(chǎn)品實現(xiàn)差異化,并大幅降低開發(fā)成本,預(yù)估將成為未來數(shù)字消費商品的主流設(shè)計方式。
Cyclone II組件將采用臺積電90納米低K工藝制造,與上一代Cyclone相比,速度提升了70%,成本則降低了50%。Altera在130納米采用氟硅玻璃(FSG)工藝,而在邁入90納米時代時,該公司決定采用低k工藝。梁樂觀指出,在90納米工藝采用低k工藝,性能將比FSG提升10%,功耗則減少10%──如此將使Cyclone II擁有足以與ASIC媲美的性能與成本優(yōu)勢。
“未來的半導(dǎo)體組件都必須擁有可編程能力,”梁樂觀指出。他認為,以FPGA或結(jié)構(gòu)化ASIC這類具備可編程能力的組件取代傳統(tǒng)ASIC設(shè)計趨勢已經(jīng)形成,“據(jù)Dataquest調(diào)查,5年前,全球ASIC Design Start總數(shù)超過20,000個,但2003年卻不到2,000個,這意味著在產(chǎn)品生命周期迅速縮短的未來,可編程邏輯組件將成為數(shù)字消費產(chǎn)品的設(shè)計核心!
事實上,Dataquest也預(yù)計,2004年消費性電子市場對FPGA的需求將達到3億9,000萬美元,預(yù)計2008年此數(shù)字將成長至11億6,000萬美元,年復(fù)合成長率為31.9%。
自2003年1月出貨以來,Cyclone系列組件的出貨量已達300萬片。梁樂觀透露,目前韓國所有出貨的PDP均內(nèi)含Cyclone,另外,RCA的50吋DLP TV、飛利浦的30吋LCD TV等產(chǎn)品也都采用了Cyclone。不過,梁樂觀強調(diào),隨著更低成本Cyclone II的推出,未來這一系列低成本FPGA將被應(yīng)用在更多領(lǐng)域,包括消費、工業(yè)、汽車、有線和無線通信,都將成為Cyclone II的目標市場。
熱門點擊
- Realtek推出7.1聲道音頻Codec芯
- IR推出自適應(yīng)死區(qū)時間控制集成電路
- 大批量生產(chǎn)應(yīng)注意的幾個關(guān)鍵環(huán)節(jié)
- AD7461:極快極精確的18位SAR AD
- 我國集成電路發(fā)展的六個關(guān)鍵
- 中國空調(diào)企業(yè)“微笑曲線”
- Altera推出Cyclone
- 滬士電子借供應(yīng)鏈協(xié)同管理平臺實現(xiàn)“極速”采購
- 微電子封裝技術(shù)對SMT的促進作用
- Silicon Lab GSM/GPRS四頻
推薦技術(shù)資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究