共基極輸出電容
發(fā)布時(shí)間:2019/6/23 17:44:49 訪(fǎng)問(wèn)次數(shù):2517
共基極輸出電容
測(cè)量晶體管輸出電容有兩種方法
方法1:兩端電橋法。G6J-2FS-Y-TR-4.DC5V
方法2:三端電橋法。此法特別適用于小輸出電容的精確測(cè)量。
在方法1中,電橋必須允許通過(guò)直流偏置電流,而在方法2中則沒(méi)有這一要求。
方法1:兩端電橋法
1)電路圖(見(jiàn)圖5-38)
圖⒌38 共基極輸出電容(兩端電橋法)
2)電路說(shuō)明及要求
電橋在承受所要求的集電極電流時(shí)應(yīng)不影響測(cè)試精度,也可在電橋的兩端接上一個(gè)電感。電容C在測(cè)試頻率下應(yīng)能起到短路作用。如果不在發(fā)射極開(kāi)路的情況下測(cè)量電容,則要在發(fā)射極和基極間接入偏置電路。
3)測(cè)試步驟
(1)將溫度調(diào)到規(guī)定值。
(2)接入測(cè)試電路,調(diào)節(jié)電橋的讀數(shù)為零。
(3)將被測(cè)晶體管插入測(cè)試插座,加上規(guī)定的偏置,測(cè)出輸出電容。
4)規(guī)定條件
環(huán)境或管殼溫度;
集電極一基極電壓;
發(fā)射極電流,通常為零;
測(cè)量頻率,如果該頻率不是1MHz;
晶體管安裝條件。
共基極輸出電容
測(cè)量晶體管輸出電容有兩種方法
方法1:兩端電橋法。G6J-2FS-Y-TR-4.DC5V
方法2:三端電橋法。此法特別適用于小輸出電容的精確測(cè)量。
在方法1中,電橋必須允許通過(guò)直流偏置電流,而在方法2中則沒(méi)有這一要求。
方法1:兩端電橋法
1)電路圖(見(jiàn)圖5-38)
圖⒌38 共基極輸出電容(兩端電橋法)
2)電路說(shuō)明及要求
電橋在承受所要求的集電極電流時(shí)應(yīng)不影響測(cè)試精度,也可在電橋的兩端接上一個(gè)電感。電容C在測(cè)試頻率下應(yīng)能起到短路作用。如果不在發(fā)射極開(kāi)路的情況下測(cè)量電容,則要在發(fā)射極和基極間接入偏置電路。
3)測(cè)試步驟
(1)將溫度調(diào)到規(guī)定值。
(2)接入測(cè)試電路,調(diào)節(jié)電橋的讀數(shù)為零。
(3)將被測(cè)晶體管插入測(cè)試插座,加上規(guī)定的偏置,測(cè)出輸出電容。
4)規(guī)定條件
環(huán)境或管殼溫度;
集電極一基極電壓;
發(fā)射極電流,通常為零;
測(cè)量頻率,如果該頻率不是1MHz;
晶體管安裝條件。
上一篇:三端電橋法
熱門(mén)點(diǎn)擊
- 電子元器件概述
- 正負(fù)跳變指令
- 選擇芯片
- 集電極-發(fā)射極飽和電壓(脈沖法)
- 與質(zhì)量一致性檢驗(yàn)的關(guān)系
- 輸入高低電平的測(cè)試
- 對(duì)標(biāo)硅的理解
- 制樣鏡檢適用性的拓展
- 塑封器件定位標(biāo)識(shí)
- 位置控制模塊
推薦技術(shù)資料
- 驅(qū)動(dòng)板的原理分析
- 先來(lái)看看原理圖。圖8所示為底板及其驅(qū)動(dòng)示意圖,F(xiàn)M08... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門(mén)信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究