高速PCB設(shè)計(jì)眾人談
發(fā)布時(shí)間:2008/5/27 0:00:00 訪問(wèn)次數(shù):774
    
    參會(huì)嘉賓:
    谷利 興通訊康訊研究所eda設(shè)計(jì)部副部長(zhǎng)
    吳均 ut斯達(dá)康通訊有限公司深圳研發(fā)中心cad 項(xiàng)目經(jīng)理
    雷筍 ut斯達(dá)康通訊有限公司深圳研發(fā)中心3g corehw 研發(fā)主管
    張永祥 聯(lián)想集團(tuán)/先進(jìn)系統(tǒng)設(shè)計(jì)中心基礎(chǔ)研究室信號(hào)完整性工程師
    王馳江 深圳市漢普電子技術(shù)開(kāi)發(fā)有限公司總經(jīng)理
    湯昌茂 深圳一博科技有限公司總經(jīng)理
    柯漢生 深圳一博科技有限公司資深工程師
    李茂萱 深圳市興森快捷電路技術(shù)有限公司
    
    
    時(shí)至今日,高速pcb設(shè)計(jì)界面臨來(lái)自兩個(gè)方面的挑戰(zhàn):一個(gè)挑戰(zhàn)來(lái)自與技術(shù)領(lǐng)域,隨著pcb工作頻率越來(lái)越高、布局布線的密度越來(lái)越大,信號(hào)完整性、電源完整性、emi/emc等問(wèn)題日益突出,這需要有新的工具和更多的設(shè)計(jì)技巧去應(yīng)對(duì)。另一個(gè)挑戰(zhàn)則來(lái)自于客戶,不論是由公司內(nèi)部的cad部門,還是選擇將pcb設(shè)計(jì)外包,流程的優(yōu)化、設(shè)計(jì)規(guī)則的完善、彼此間的溝通、與制造的接口等因素,都是客戶對(duì)于pcb設(shè)計(jì)最終評(píng)價(jià)的關(guān)鍵。
    edn china有幸請(qǐng)到國(guó)內(nèi)頂尖的pcb設(shè)計(jì)高手參加我們的“edn china圓桌論壇”,與我們一起分享他們對(duì)于高速pcb設(shè)計(jì)的真知灼見(jiàn)。
    優(yōu)化流程:工具先行
    edn china:隨著競(jìng)爭(zhēng)的日益加劇,廠商面臨的產(chǎn)品面世時(shí)間的壓力越來(lái)越大,如何利用最優(yōu)化的方法和流程,高質(zhì)量、高效率地完成設(shè)計(jì),可能是系統(tǒng)廠商和設(shè)計(jì)工程師都在考慮的問(wèn)題。我想請(qǐng)問(wèn)大家,你認(rèn)為什么樣的流程是最優(yōu)化的,可以有效提高設(shè)計(jì)效率?
    谷利:從流程的制定上來(lái)講,應(yīng)該盡量往前提,從系統(tǒng)開(kāi)始,后邊壓力就會(huì)小一點(diǎn)。
    湯昌茂:縮短開(kāi)發(fā)周期,從原理圖設(shè)計(jì)、到pcb設(shè)計(jì)、到后仿真,把周期壓縮到最短。例如有些產(chǎn)品正常需要一個(gè)月才能完成,但客戶可能要求一個(gè)星期,那我們?cè)趺崔k?只有從流程上進(jìn)行壓縮,還有一個(gè)就是并行設(shè)計(jì)。為了實(shí)現(xiàn)并行設(shè)計(jì),我們采用自己開(kāi)發(fā)的應(yīng)用軟件。以前我們用的軟件,并行設(shè)計(jì)的效率只能達(dá)到一加一等于一點(diǎn)五,現(xiàn)在我們用自己開(kāi)發(fā)的軟件,可以做到一加一等于一點(diǎn)八或者一點(diǎn)九。利用并行設(shè)計(jì),就可以將流程壓縮到很短。edn china:湯總剛才說(shuō)到并行設(shè)計(jì),你們使用的并行設(shè)計(jì)軟件是自己開(kāi)發(fā)的?
    湯昌茂:有些是自己開(kāi)發(fā)的,要不然效益體現(xiàn)不出來(lái)。
    王馳江:我們沒(méi)有像他們那么做,我們打的是時(shí)間差,為客戶提供7乘24小時(shí)的服務(wù),不分白天晚上,實(shí)行兩班倒或三班倒。有些全球的項(xiàng)目,白天美國(guó)干,他們那邊晚上這邊是白天,我們又開(kāi)始干,這樣大大加快了進(jìn)度。做完以后到廠家,廠家也有很多的策略來(lái)加快進(jìn)程,他們也能做到并行,20天一塊板子全部做出來(lái),只是費(fèi)用貴了一倍。 edn china:mentor在今年年初推出了其并行設(shè)計(jì)軟件xtremepcb,能使許多名工程師同時(shí)處理印制電路板的同一區(qū)域,不知你們公司有沒(méi)有使用?
    谷利:我們?cè)谟谩?/p>
    王馳江:mentor的這個(gè)軟件比較適合大型的系統(tǒng),我們公司用得比較少,我們用cadence的自動(dòng)化工具,或者說(shuō)用一些其它的方法來(lái)合作。 edn china:cadence的規(guī)則管理器constrain management可以提高設(shè)計(jì)效率,在座各位以你的經(jīng)驗(yàn)來(lái)看它對(duì)設(shè)計(jì)功效性的影響有多大?
    谷利:很多pcb設(shè)計(jì)公司都在使用constrain management,它確實(shí)能提高效率。
    柯漢生:有一個(gè)明顯的感覺(jué),做一塊普通的板子通常需要三周,用現(xiàn)在這種做法一周就能做完。節(jié)約很多檢查時(shí)間。
    王馳江:肯定大量節(jié)約了時(shí)間,沒(méi)有該工具以前,臺(tái)灣做pcb設(shè)計(jì)的時(shí)候,完成此過(guò)程,用的是工作表格,一段一段加進(jìn)去,效果也非常好。它是一個(gè)集成的模塊,在原理圖設(shè)計(jì)和pcb設(shè)計(jì)階段分別將其嵌入進(jìn)去。eda工具都在不斷改進(jìn),功能越來(lái)越強(qiáng)大。
    湯昌茂:constrain management把以前的手工工作智能化了,讓電腦來(lái)做。
    吳均:把設(shè)計(jì)要求寫成文檔,翻譯成規(guī)則,應(yīng)該在前期做原理圖設(shè)計(jì)的時(shí)候做,后期補(bǔ)充完善就可以了。對(duì)速度我有另外一個(gè)看法,pcb設(shè)計(jì)環(huán)節(jié)并不是整體設(shè)計(jì)環(huán)節(jié)中速度最關(guān)鍵的,如果為了追求
    
    參會(huì)嘉賓:
    谷利 興通訊康訊研究所eda設(shè)計(jì)部副部長(zhǎng)
    吳均 ut斯達(dá)康通訊有限公司深圳研發(fā)中心cad 項(xiàng)目經(jīng)理
    雷筍 ut斯達(dá)康通訊有限公司深圳研發(fā)中心3g corehw 研發(fā)主管
    張永祥 聯(lián)想集團(tuán)/先進(jìn)系統(tǒng)設(shè)計(jì)中心基礎(chǔ)研究室信號(hào)完整性工程師
    王馳江 深圳市漢普電子技術(shù)開(kāi)發(fā)有限公司總經(jīng)理
    湯昌茂 深圳一博科技有限公司總經(jīng)理
    柯漢生 深圳一博科技有限公司資深工程師
    李茂萱 深圳市興森快捷電路技術(shù)有限公司
    
    
    時(shí)至今日,高速pcb設(shè)計(jì)界面臨來(lái)自兩個(gè)方面的挑戰(zhàn):一個(gè)挑戰(zhàn)來(lái)自與技術(shù)領(lǐng)域,隨著pcb工作頻率越來(lái)越高、布局布線的密度越來(lái)越大,信號(hào)完整性、電源完整性、emi/emc等問(wèn)題日益突出,這需要有新的工具和更多的設(shè)計(jì)技巧去應(yīng)對(duì)。另一個(gè)挑戰(zhàn)則來(lái)自于客戶,不論是由公司內(nèi)部的cad部門,還是選擇將pcb設(shè)計(jì)外包,流程的優(yōu)化、設(shè)計(jì)規(guī)則的完善、彼此間的溝通、與制造的接口等因素,都是客戶對(duì)于pcb設(shè)計(jì)最終評(píng)價(jià)的關(guān)鍵。
    edn china有幸請(qǐng)到國(guó)內(nèi)頂尖的pcb設(shè)計(jì)高手參加我們的“edn china圓桌論壇”,與我們一起分享他們對(duì)于高速pcb設(shè)計(jì)的真知灼見(jiàn)。
    優(yōu)化流程:工具先行
    edn china:隨著競(jìng)爭(zhēng)的日益加劇,廠商面臨的產(chǎn)品面世時(shí)間的壓力越來(lái)越大,如何利用最優(yōu)化的方法和流程,高質(zhì)量、高效率地完成設(shè)計(jì),可能是系統(tǒng)廠商和設(shè)計(jì)工程師都在考慮的問(wèn)題。我想請(qǐng)問(wèn)大家,你認(rèn)為什么樣的流程是最優(yōu)化的,可以有效提高設(shè)計(jì)效率?
    谷利:從流程的制定上來(lái)講,應(yīng)該盡量往前提,從系統(tǒng)開(kāi)始,后邊壓力就會(huì)小一點(diǎn)。
    湯昌茂:縮短開(kāi)發(fā)周期,從原理圖設(shè)計(jì)、到pcb設(shè)計(jì)、到后仿真,把周期壓縮到最短。例如有些產(chǎn)品正常需要一個(gè)月才能完成,但客戶可能要求一個(gè)星期,那我們?cè)趺崔k?只有從流程上進(jìn)行壓縮,還有一個(gè)就是并行設(shè)計(jì)。為了實(shí)現(xiàn)并行設(shè)計(jì),我們采用自己開(kāi)發(fā)的應(yīng)用軟件。以前我們用的軟件,并行設(shè)計(jì)的效率只能達(dá)到一加一等于一點(diǎn)五,現(xiàn)在我們用自己開(kāi)發(fā)的軟件,可以做到一加一等于一點(diǎn)八或者一點(diǎn)九。利用并行設(shè)計(jì),就可以將流程壓縮到很短。edn china:湯總剛才說(shuō)到并行設(shè)計(jì),你們使用的并行設(shè)計(jì)軟件是自己開(kāi)發(fā)的?
    湯昌茂:有些是自己開(kāi)發(fā)的,要不然效益體現(xiàn)不出來(lái)。
    王馳江:我們沒(méi)有像他們那么做,我們打的是時(shí)間差,為客戶提供7乘24小時(shí)的服務(wù),不分白天晚上,實(shí)行兩班倒或三班倒。有些全球的項(xiàng)目,白天美國(guó)干,他們那邊晚上這邊是白天,我們又開(kāi)始干,這樣大大加快了進(jìn)度。做完以后到廠家,廠家也有很多的策略來(lái)加快進(jìn)程,他們也能做到并行,20天一塊板子全部做出來(lái),只是費(fèi)用貴了一倍。 edn china:mentor在今年年初推出了其并行設(shè)計(jì)軟件xtremepcb,能使許多名工程師同時(shí)處理印制電路板的同一區(qū)域,不知你們公司有沒(méi)有使用?
    谷利:我們?cè)谟谩?/p>
    王馳江:mentor的這個(gè)軟件比較適合大型的系統(tǒng),我們公司用得比較少,我們用cadence的自動(dòng)化工具,或者說(shuō)用一些其它的方法來(lái)合作。 edn china:cadence的規(guī)則管理器constrain management可以提高設(shè)計(jì)效率,在座各位以你的經(jīng)驗(yàn)來(lái)看它對(duì)設(shè)計(jì)功效性的影響有多大?
    谷利:很多pcb設(shè)計(jì)公司都在使用constrain management,它確實(shí)能提高效率。
    柯漢生:有一個(gè)明顯的感覺(jué),做一塊普通的板子通常需要三周,用現(xiàn)在這種做法一周就能做完。節(jié)約很多檢查時(shí)間。
    王馳江:肯定大量節(jié)約了時(shí)間,沒(méi)有該工具以前,臺(tái)灣做pcb設(shè)計(jì)的時(shí)候,完成此過(guò)程,用的是工作表格,一段一段加進(jìn)去,效果也非常好。它是一個(gè)集成的模塊,在原理圖設(shè)計(jì)和pcb設(shè)計(jì)階段分別將其嵌入進(jìn)去。eda工具都在不斷改進(jìn),功能越來(lái)越強(qiáng)大。
    湯昌茂:constrain management把以前的手工工作智能化了,讓電腦來(lái)做。
    吳均:把設(shè)計(jì)要求寫成文檔,翻譯成規(guī)則,應(yīng)該在前期做原理圖設(shè)計(jì)的時(shí)候做,后期補(bǔ)充完善就可以了。對(duì)速度我有另外一個(gè)看法,pcb設(shè)計(jì)環(huán)節(jié)并不是整體設(shè)計(jì)環(huán)節(jié)中速度最關(guān)鍵的,如果為了追求
熱門點(diǎn)擊
- OrCAD/PSpice9直流掃描分析的應(yīng)用
- protel99se和DXP的使用感想
- CCS噪聲模型:用于串?dāng)_噪聲分析的高精確度建
- Xtreme PCB軟件允許多位工程師同時(shí)布
- ORCAD/PSPICE
- ALLEGRO布線缺點(diǎn)之我見(jiàn)
- PCB LAYOUT技術(shù)大全---初學(xué)者必看
- 利用Liberty CCS建模技術(shù)實(shí)現(xiàn)更高精
- RGB信號(hào)走表層還是地層?
- VHDL中Loop動(dòng)態(tài)條件的可綜合轉(zhuǎn)化
推薦技術(shù)資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺(tái)儀器中同時(shí)實(shí)現(xiàn)時(shí)域和頻域分析,DS... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開(kāi)
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究