可編程器件實現(xiàn)的雷達數(shù)字脈沖寬度鑒別電路
發(fā)布時間:2008/5/27 0:00:00 訪問次數(shù):761
     徐國平 連雁翔 章紅明 來源:《國外電子元器件》
     摘要:針對雷達視頻信號進行數(shù)字量化后仍存在大量噪音干擾的情況,分析了噪音電平的基本特點,給出了用可編程器件isplsi1016e實現(xiàn)數(shù)字脈沖寬度鑒別的原理電路。利用該電路可以剔除脈沖寬度小于320ns的信號,從而降低噪音干擾。文中介紹了鑒別電路的工作原理,并給出了仿真波形的示意圖。
    
    
     關鍵詞:數(shù)字脈沖寬度
     鑒別 可編程器件 噪音 isplsi1016e
     1 引言
     一些設計、生產(chǎn)年代較早的非相參常規(guī)脈沖雷達因其數(shù)據(jù)處理能力不是很強而使得雷達的回波在經(jīng)過檢波后存在視頻積累,而這種視頻積累以前主要依靠顯示器熒光屏及雷達操從員的眼、腦來識別和檢測。這種人工觀測存在主要缺點是掌握目標的批次有限,容易疲勞。針對以上缺點,筆者在某型常規(guī)脈沖雷達系統(tǒng)中增加了自動檢測功能,其中一個重要的內(nèi)容是門限檢測,也就是將視頻信號與一門限電平進行比較,以將其量化成數(shù)字信號來判定目標的有無,而門限值是根據(jù)恒虛警率的要求來設計的。另外,由于自動檢測并能剔除噪音所形成的虛假目標,這樣對后續(xù)雷達數(shù)據(jù)處理會造成影響。為此筆者在對量化噪音電平進行具體分析的基礎上,專門設計了數(shù)字脈沖寬度鑒別電路,從而對進一步剔除量化后噪音電平起到了明顯的作用。
     2
     數(shù)字脈沖寬度鑒別電路原理與實現(xiàn)
     經(jīng)過對比較器噪音電平的分析,發(fā)現(xiàn)其存在著沒有周期性,隨機出現(xiàn),而且脈沖寬度較窄的特點,其脈沖寬度一般在20ns(因為所用比較器lm360的輸出最短建立時間為20ns)至200us之間。由于所研究雷達的發(fā)射脈沖寬度為700ns,而回波信號的寬度一般大于500ns。所以可以利用真實回波與噪音信號在脈沖寬度上的差別,采用本文所介紹的脈沖寬度鑒別電路來濾除掉脈寬在320ns以下的數(shù)字信號。
     數(shù)字脈沖寬度鑒別電路可通過可編程器件實現(xiàn)。設計的電路中采用的是lattice公司的isplsi1016e-80lj。該器件的特點如下:
     ●包含2000個邏輯門:
     ●內(nèi)含96個寄存器、32個輸入輸出i/o以及4個專有輸入;
     ●輸入、輸出信號與ttl電平兼容;
     ●具有電擦除和在系統(tǒng)可編程。
     圖1是此器件的引腳功能圖。
     該器件所用的開發(fā)工具是ispexpert,支持原理圖與語言輸入,可對設計進行高效適配,并可進行功能、時序的仿真,以縮短設計時間。
     本文利用原理圖輸入的方式來完成電路的設計,其具體的數(shù)字脈沖寬度鑒別電路原理如圖2所示。該電路主要由16位串入并出移位寄存器、16輸入與門和d觸發(fā)器組成。
    
    
    
     該電路在工作時,量化后的數(shù)字信號在50mhz時鐘節(jié)拍的作用下進入16位串入并出(兩個srr18級聯(lián))的移位寄存器,設置兩路移位寄存器的目的主要是為了將輸入與輸出信號的誤差控制在10ns。
     對于脈沖寬度小于320ns的數(shù)字信號,移位寄存器的輸出端不可能全部為“1”(高電平),也就是說有“0”(低電平)存在。這樣,經(jīng)16輸入與門后亦為“0”輸出,因而不能觸發(fā)d觸發(fā)器(fd21),從而使其輸出端不會有“1”輸出。
     當輸入信號的高電平寬度大于320ns時,移位寄存器的輸出端全部為“1”,這樣經(jīng)16輸入與門后輸出為“1”,從而觸發(fā)d觸發(fā)器以使其輸出端輸出為“1”。輸入信號經(jīng)過若干個50mhz時鐘節(jié)拍(節(jié)拍個數(shù)取決于信號的寬度)后,使移位寄存器最后一位為“0”,并經(jīng)反相器輸出到d觸發(fā)器的清除端(這里d觸發(fā)器的清除端有效電平為“1”),此時觸發(fā)器輸出“0”,這樣就完成了信號寬度鑒別,從而將高電平寬度低于320ns的信號濾除。并使輸
     徐國平 連雁翔 章紅明 來源:《國外電子元器件》
     摘要:針對雷達視頻信號進行數(shù)字量化后仍存在大量噪音干擾的情況,分析了噪音電平的基本特點,給出了用可編程器件isplsi1016e實現(xiàn)數(shù)字脈沖寬度鑒別的原理電路。利用該電路可以剔除脈沖寬度小于320ns的信號,從而降低噪音干擾。文中介紹了鑒別電路的工作原理,并給出了仿真波形的示意圖。
    
    
     關鍵詞:數(shù)字脈沖寬度
     鑒別 可編程器件 噪音 isplsi1016e
     1 引言
     一些設計、生產(chǎn)年代較早的非相參常規(guī)脈沖雷達因其數(shù)據(jù)處理能力不是很強而使得雷達的回波在經(jīng)過檢波后存在視頻積累,而這種視頻積累以前主要依靠顯示器熒光屏及雷達操從員的眼、腦來識別和檢測。這種人工觀測存在主要缺點是掌握目標的批次有限,容易疲勞。針對以上缺點,筆者在某型常規(guī)脈沖雷達系統(tǒng)中增加了自動檢測功能,其中一個重要的內(nèi)容是門限檢測,也就是將視頻信號與一門限電平進行比較,以將其量化成數(shù)字信號來判定目標的有無,而門限值是根據(jù)恒虛警率的要求來設計的。另外,由于自動檢測并能剔除噪音所形成的虛假目標,這樣對后續(xù)雷達數(shù)據(jù)處理會造成影響。為此筆者在對量化噪音電平進行具體分析的基礎上,專門設計了數(shù)字脈沖寬度鑒別電路,從而對進一步剔除量化后噪音電平起到了明顯的作用。
     2
     數(shù)字脈沖寬度鑒別電路原理與實現(xiàn)
     經(jīng)過對比較器噪音電平的分析,發(fā)現(xiàn)其存在著沒有周期性,隨機出現(xiàn),而且脈沖寬度較窄的特點,其脈沖寬度一般在20ns(因為所用比較器lm360的輸出最短建立時間為20ns)至200us之間。由于所研究雷達的發(fā)射脈沖寬度為700ns,而回波信號的寬度一般大于500ns。所以可以利用真實回波與噪音信號在脈沖寬度上的差別,采用本文所介紹的脈沖寬度鑒別電路來濾除掉脈寬在320ns以下的數(shù)字信號。
     數(shù)字脈沖寬度鑒別電路可通過可編程器件實現(xiàn)。設計的電路中采用的是lattice公司的isplsi1016e-80lj。該器件的特點如下:
     ●包含2000個邏輯門:
     ●內(nèi)含96個寄存器、32個輸入輸出i/o以及4個專有輸入;
     ●輸入、輸出信號與ttl電平兼容;
     ●具有電擦除和在系統(tǒng)可編程。
     圖1是此器件的引腳功能圖。
     該器件所用的開發(fā)工具是ispexpert,支持原理圖與語言輸入,可對設計進行高效適配,并可進行功能、時序的仿真,以縮短設計時間。
     本文利用原理圖輸入的方式來完成電路的設計,其具體的數(shù)字脈沖寬度鑒別電路原理如圖2所示。該電路主要由16位串入并出移位寄存器、16輸入與門和d觸發(fā)器組成。
    
    
    
     該電路在工作時,量化后的數(shù)字信號在50mhz時鐘節(jié)拍的作用下進入16位串入并出(兩個srr18級聯(lián))的移位寄存器,設置兩路移位寄存器的目的主要是為了將輸入與輸出信號的誤差控制在10ns。
     對于脈沖寬度小于320ns的數(shù)字信號,移位寄存器的輸出端不可能全部為“1”(高電平),也就是說有“0”(低電平)存在。這樣,經(jīng)16輸入與門后亦為“0”輸出,因而不能觸發(fā)d觸發(fā)器(fd21),從而使其輸出端不會有“1”輸出。
     當輸入信號的高電平寬度大于320ns時,移位寄存器的輸出端全部為“1”,這樣經(jīng)16輸入與門后輸出為“1”,從而觸發(fā)d觸發(fā)器以使其輸出端輸出為“1”。輸入信號經(jīng)過若干個50mhz時鐘節(jié)拍(節(jié)拍個數(shù)取決于信號的寬度)后,使移位寄存器最后一位為“0”,并經(jīng)反相器輸出到d觸發(fā)器的清除端(這里d觸發(fā)器的清除端有效電平為“1”),此時觸發(fā)器輸出“0”,這樣就完成了信號寬度鑒別,從而將高電平寬度低于320ns的信號濾除。并使輸
熱門點擊
- OrCAD/PSpice9直流掃描分析的應用
- OrCAD/PSpice9直流掃描分析的應用
- protel99se和DXP的使用感想
- CCS噪聲模型:用于串擾噪聲分析的高精確度建
- Xtreme PCB軟件允許多位工程師同時布
- ORCAD/PSPICE
- ALLEGRO布線缺點之我見
- PCB LAYOUT技術大全---初學者必看
- 利用Liberty CCS建模技術實現(xiàn)更高精
- RGB信號走表層還是地層?
推薦技術資料
- 泰克新發(fā)布的DSA830
- 泰克新發(fā)布的DSA8300在一臺儀器中同時實現(xiàn)時域和頻域分析,DS... [詳細]