萊迪思半導(dǎo)體發(fā)布業(yè)界首個(gè)真正的90納米非易失FPGA系列LatticeXP2
發(fā)布時(shí)間:2008/5/28 0:00:00 訪問次數(shù):515
萊迪思半導(dǎo)體公司公布了其第三代非易失fpga器件,latticexp2系列。latticexp2具有增強(qiáng)的性能,雙倍增加的邏輯容量達(dá)40k查找表(lut)、性能改進(jìn)了25%、還加入了專用dsp塊,而每個(gè)功能的價(jià)格減少達(dá)50%。對(duì)1.2伏加工工藝的功耗進(jìn)行了優(yōu)化,靜態(tài)功耗減少了33%。設(shè)計(jì)使用了業(yè)界最先進(jìn)的非易失fpga工藝,萊迪思與代工伙伴富士通合作開發(fā)了90納米嵌入式閃存工藝,latticexp2具有“瞬時(shí)”性能,縮小了早期萊迪思非易失器件的尺寸,還增強(qiáng)了設(shè)計(jì)安全性、ram備份,以及現(xiàn)場(chǎng)更新能力。
在推出前一代130納米latticexp系列之后兩年,萊迪思公布了最新產(chǎn)品,再次顯示了萊迪思在非易失fpga領(lǐng)域中的領(lǐng)導(dǎo)地位。萊迪思在非易失可編程邏輯領(lǐng)域擁有20年的經(jīng)驗(yàn),萊迪思的市場(chǎng)經(jīng)驗(yàn)已反復(fù)證明了在每一代新的工藝中,對(duì)于非易失解決方案的基本費(fèi)用減少了,越來越多的用戶將利用非易失的優(yōu)勢(shì)。
“fpga設(shè)計(jì)者喜歡我們的前一代產(chǎn)品,基于閃存的fpga系列l(wèi)atticexp,到目前為止全世界已有數(shù)千個(gè)設(shè)計(jì)”萊迪思市場(chǎng)副總裁stankopec先生說道。
“我們感到非常欣慰,這個(gè)成功引起了我們最大的競(jìng)爭(zhēng)者之一的注意,他們最近試圖跳上非易失的樂隊(duì)花車,即使用混合的、多芯片封裝器件也不能提供我們的非易失fpga的全部?jī)?yōu)勢(shì)。新的latticexp2非易失fpga具有增強(qiáng)的寬陣列,反映了我們“更多最佳”的理念,這是與使用我們latticexp器件用戶對(duì)話的結(jié)果。擁有增強(qiáng)的特性和低廉的價(jià)格,latticexp2將進(jìn)一步擴(kuò)展非易失fpga工藝的使用,加速fpga市場(chǎng)的這一重要領(lǐng)域的增長(zhǎng)”。
latticexp2系列
latticexp系列有5種容量從5k到40k的四輸入查找表(lut)器件。嵌入式存儲(chǔ)塊以18k位雙端口塊的形式可達(dá)885k位。對(duì)小的便箋式存儲(chǔ)器,lut還可以轉(zhuǎn)換成小的分布式存儲(chǔ)器塊。為了支持越來越多的dsp應(yīng)用,多達(dá)12個(gè)的sysdsp塊具有硬連線的高性能流水線乘和累加功能。器件多達(dá)4個(gè)鎖相環(huán),使設(shè)計(jì)者能根據(jù)設(shè)計(jì)的需求對(duì)齊和綜合時(shí)鐘。
當(dāng)今系統(tǒng)設(shè)計(jì)者愈加關(guān)注功耗,萊迪思設(shè)計(jì)的latticexp2系列針對(duì)低功耗采用了1.2伏的內(nèi)部電壓。此外,電路設(shè)計(jì)進(jìn)行了調(diào)整,每個(gè)邏輯功能的靜態(tài)功耗約減少了33%。這就是說,最大的器件密度加倍至40klut,與最大的latticexp2密度20klut相比較,最大的latticexp2系列成員的靜態(tài)功耗只增加了34%。
器件的i/o引腳數(shù)從86到540,靈活的i/o緩沖器支持大多數(shù)通用的i/o標(biāo)準(zhǔn),包括lvcmos,sstl,hstl和lvds。由工程預(yù)制的i/o邏輯支持這些緩沖器,這些工程預(yù)制的i/o邏輯簡(jiǎn)化了實(shí)現(xiàn)雙數(shù)據(jù)率(ddr)和源同步標(biāo)準(zhǔn)。這樣的組合支持400mbps的ddr存儲(chǔ)器接口,高性能adc/dac達(dá)750mbps,7:1lvds顯示接口大于600mbps。latticexp2有多個(gè)節(jié)省空間的球柵陣列封裝(csbga),薄的標(biāo)準(zhǔn)微間距球柵陣列封裝(ftbga和fpbga),以及通用的tqfp和pqfp可供選擇。
flexiflash結(jié)構(gòu)
閃存存儲(chǔ)器塊嵌入在latticexp2fpga內(nèi),用來存儲(chǔ)器件的配置,提供萊迪思稱之為flexiflash結(jié)構(gòu)的真正的單芯片解決方案。上電時(shí)或者根據(jù)用戶命令,存儲(chǔ)在閃存里的數(shù)據(jù)傳送到sram單元,以控制器件的配置。傳送是以整體的并行方式進(jìn)行的,大約用1毫秒的時(shí)間就可以使能器件的邏輯,先于系統(tǒng)中的其它器件,遠(yuǎn)比用外部引導(dǎo)prom的基于sram的fpga快,不管它們是分散在板上,還是堆于相同的封裝中。對(duì)于許多系統(tǒng)功能來說瞬時(shí)功能是很關(guān)鍵的,諸如上電時(shí)序、地址譯碼和復(fù)位邏輯。
通過保持片上的配置位流,latticexp2比多個(gè)器件或者多片模塊解決方案更加安全。配置讀回保護(hù)模式增強(qiáng)了安全性。64位的擦除/編程鎖防止意外或者未授權(quán)的編程。為了最終防止未授權(quán)的編程,提供了一次性編程(otp)模式?蛇x的128位aes加密可用來保護(hù)進(jìn)入器件的編程數(shù)據(jù)。
器件支持多達(dá)885k位的flashbak存儲(chǔ)器。這個(gè)高級(jí)功能使得源于閃存存儲(chǔ)器的嵌入式ram塊在上電時(shí)初始化。器件工作時(shí),設(shè)計(jì)者還可以選擇從ram塊寫更新的數(shù)據(jù)至閃存存儲(chǔ)器。這提供了一個(gè)方法以存儲(chǔ)諸如上電自測(cè)試(post)、微處理機(jī)代碼和校準(zhǔn)數(shù)據(jù)。另外的0.6到3.3k位的閃存存儲(chǔ)器以串行tag存儲(chǔ)器的形式提供,系統(tǒng)設(shè)計(jì)者可用來存儲(chǔ)器件修改的數(shù)據(jù)、電路板標(biāo)識(shí)和其它數(shù)據(jù)。
現(xiàn)場(chǎng)更新的綜合解決方案
電子設(shè)備設(shè)計(jì)成支持現(xiàn)場(chǎng)更新和排除故障呈日益增加的趨勢(shì)。關(guān)鍵為更新是可靠的,安全的,在許多情況下不要中斷設(shè)備的運(yùn)行。latticexp2器件能滿足這三個(gè)要求。為了防止由于現(xiàn)場(chǎng)更新期間通信或者系統(tǒng)故障造成下載不完整的新配置,“黃金配置”可以存儲(chǔ)在可選的外部spi引導(dǎo)存儲(chǔ)器,如果檢測(cè)到位流錯(cuò)誤,latticexp2可以從這個(gè)配置自動(dòng)地導(dǎo)入。片上用戶定義的128位aes密鑰和相關(guān)的電路使編程數(shù)據(jù)加密,安全地送入遠(yuǎn)端的器件,防止編程被截取和非法復(fù)制。器件還支持transfr(透明的現(xiàn)場(chǎng)重構(gòu))技術(shù),在新的配置載入latticexp2器件同時(shí)精確地控制i/o狀態(tài),這樣新的配置載入器件而整個(gè)設(shè)備繼續(xù)運(yùn)行。
新一
在推出前一代130納米latticexp系列之后兩年,萊迪思公布了最新產(chǎn)品,再次顯示了萊迪思在非易失fpga領(lǐng)域中的領(lǐng)導(dǎo)地位。萊迪思在非易失可編程邏輯領(lǐng)域擁有20年的經(jīng)驗(yàn),萊迪思的市場(chǎng)經(jīng)驗(yàn)已反復(fù)證明了在每一代新的工藝中,對(duì)于非易失解決方案的基本費(fèi)用減少了,越來越多的用戶將利用非易失的優(yōu)勢(shì)。
“fpga設(shè)計(jì)者喜歡我們的前一代產(chǎn)品,基于閃存的fpga系列l(wèi)atticexp,到目前為止全世界已有數(shù)千個(gè)設(shè)計(jì)”萊迪思市場(chǎng)副總裁stankopec先生說道。
“我們感到非常欣慰,這個(gè)成功引起了我們最大的競(jìng)爭(zhēng)者之一的注意,他們最近試圖跳上非易失的樂隊(duì)花車,即使用混合的、多芯片封裝器件也不能提供我們的非易失fpga的全部?jī)?yōu)勢(shì)。新的latticexp2非易失fpga具有增強(qiáng)的寬陣列,反映了我們“更多最佳”的理念,這是與使用我們latticexp器件用戶對(duì)話的結(jié)果。擁有增強(qiáng)的特性和低廉的價(jià)格,latticexp2將進(jìn)一步擴(kuò)展非易失fpga工藝的使用,加速fpga市場(chǎng)的這一重要領(lǐng)域的增長(zhǎng)”。
latticexp2系列
latticexp系列有5種容量從5k到40k的四輸入查找表(lut)器件。嵌入式存儲(chǔ)塊以18k位雙端口塊的形式可達(dá)885k位。對(duì)小的便箋式存儲(chǔ)器,lut還可以轉(zhuǎn)換成小的分布式存儲(chǔ)器塊。為了支持越來越多的dsp應(yīng)用,多達(dá)12個(gè)的sysdsp塊具有硬連線的高性能流水線乘和累加功能。器件多達(dá)4個(gè)鎖相環(huán),使設(shè)計(jì)者能根據(jù)設(shè)計(jì)的需求對(duì)齊和綜合時(shí)鐘。
當(dāng)今系統(tǒng)設(shè)計(jì)者愈加關(guān)注功耗,萊迪思設(shè)計(jì)的latticexp2系列針對(duì)低功耗采用了1.2伏的內(nèi)部電壓。此外,電路設(shè)計(jì)進(jìn)行了調(diào)整,每個(gè)邏輯功能的靜態(tài)功耗約減少了33%。這就是說,最大的器件密度加倍至40klut,與最大的latticexp2密度20klut相比較,最大的latticexp2系列成員的靜態(tài)功耗只增加了34%。
器件的i/o引腳數(shù)從86到540,靈活的i/o緩沖器支持大多數(shù)通用的i/o標(biāo)準(zhǔn),包括lvcmos,sstl,hstl和lvds。由工程預(yù)制的i/o邏輯支持這些緩沖器,這些工程預(yù)制的i/o邏輯簡(jiǎn)化了實(shí)現(xiàn)雙數(shù)據(jù)率(ddr)和源同步標(biāo)準(zhǔn)。這樣的組合支持400mbps的ddr存儲(chǔ)器接口,高性能adc/dac達(dá)750mbps,7:1lvds顯示接口大于600mbps。latticexp2有多個(gè)節(jié)省空間的球柵陣列封裝(csbga),薄的標(biāo)準(zhǔn)微間距球柵陣列封裝(ftbga和fpbga),以及通用的tqfp和pqfp可供選擇。
flexiflash結(jié)構(gòu)
閃存存儲(chǔ)器塊嵌入在latticexp2fpga內(nèi),用來存儲(chǔ)器件的配置,提供萊迪思稱之為flexiflash結(jié)構(gòu)的真正的單芯片解決方案。上電時(shí)或者根據(jù)用戶命令,存儲(chǔ)在閃存里的數(shù)據(jù)傳送到sram單元,以控制器件的配置。傳送是以整體的并行方式進(jìn)行的,大約用1毫秒的時(shí)間就可以使能器件的邏輯,先于系統(tǒng)中的其它器件,遠(yuǎn)比用外部引導(dǎo)prom的基于sram的fpga快,不管它們是分散在板上,還是堆于相同的封裝中。對(duì)于許多系統(tǒng)功能來說瞬時(shí)功能是很關(guān)鍵的,諸如上電時(shí)序、地址譯碼和復(fù)位邏輯。
通過保持片上的配置位流,latticexp2比多個(gè)器件或者多片模塊解決方案更加安全。配置讀回保護(hù)模式增強(qiáng)了安全性。64位的擦除/編程鎖防止意外或者未授權(quán)的編程。為了最終防止未授權(quán)的編程,提供了一次性編程(otp)模式?蛇x的128位aes加密可用來保護(hù)進(jìn)入器件的編程數(shù)據(jù)。
器件支持多達(dá)885k位的flashbak存儲(chǔ)器。這個(gè)高級(jí)功能使得源于閃存存儲(chǔ)器的嵌入式ram塊在上電時(shí)初始化。器件工作時(shí),設(shè)計(jì)者還可以選擇從ram塊寫更新的數(shù)據(jù)至閃存存儲(chǔ)器。這提供了一個(gè)方法以存儲(chǔ)諸如上電自測(cè)試(post)、微處理機(jī)代碼和校準(zhǔn)數(shù)據(jù)。另外的0.6到3.3k位的閃存存儲(chǔ)器以串行tag存儲(chǔ)器的形式提供,系統(tǒng)設(shè)計(jì)者可用來存儲(chǔ)器件修改的數(shù)據(jù)、電路板標(biāo)識(shí)和其它數(shù)據(jù)。
現(xiàn)場(chǎng)更新的綜合解決方案
電子設(shè)備設(shè)計(jì)成支持現(xiàn)場(chǎng)更新和排除故障呈日益增加的趨勢(shì)。關(guān)鍵為更新是可靠的,安全的,在許多情況下不要中斷設(shè)備的運(yùn)行。latticexp2器件能滿足這三個(gè)要求。為了防止由于現(xiàn)場(chǎng)更新期間通信或者系統(tǒng)故障造成下載不完整的新配置,“黃金配置”可以存儲(chǔ)在可選的外部spi引導(dǎo)存儲(chǔ)器,如果檢測(cè)到位流錯(cuò)誤,latticexp2可以從這個(gè)配置自動(dòng)地導(dǎo)入。片上用戶定義的128位aes密鑰和相關(guān)的電路使編程數(shù)據(jù)加密,安全地送入遠(yuǎn)端的器件,防止編程被截取和非法復(fù)制。器件還支持transfr(透明的現(xiàn)場(chǎng)重構(gòu))技術(shù),在新的配置載入latticexp2器件同時(shí)精確地控制i/o狀態(tài),這樣新的配置載入器件而整個(gè)設(shè)備繼續(xù)運(yùn)行。
新一
萊迪思半導(dǎo)體公司公布了其第三代非易失fpga器件,latticexp2系列。latticexp2具有增強(qiáng)的性能,雙倍增加的邏輯容量達(dá)40k查找表(lut)、性能改進(jìn)了25%、還加入了專用dsp塊,而每個(gè)功能的價(jià)格減少達(dá)50%。對(duì)1.2伏加工工藝的功耗進(jìn)行了優(yōu)化,靜態(tài)功耗減少了33%。設(shè)計(jì)使用了業(yè)界最先進(jìn)的非易失fpga工藝,萊迪思與代工伙伴富士通合作開發(fā)了90納米嵌入式閃存工藝,latticexp2具有“瞬時(shí)”性能,縮小了早期萊迪思非易失器件的尺寸,還增強(qiáng)了設(shè)計(jì)安全性、ram備份,以及現(xiàn)場(chǎng)更新能力。
在推出前一代130納米latticexp系列之后兩年,萊迪思公布了最新產(chǎn)品,再次顯示了萊迪思在非易失fpga領(lǐng)域中的領(lǐng)導(dǎo)地位。萊迪思在非易失可編程邏輯領(lǐng)域擁有20年的經(jīng)驗(yàn),萊迪思的市場(chǎng)經(jīng)驗(yàn)已反復(fù)證明了在每一代新的工藝中,對(duì)于非易失解決方案的基本費(fèi)用減少了,越來越多的用戶將利用非易失的優(yōu)勢(shì)。
“fpga設(shè)計(jì)者喜歡我們的前一代產(chǎn)品,基于閃存的fpga系列l(wèi)atticexp,到目前為止全世界已有數(shù)千個(gè)設(shè)計(jì)”萊迪思市場(chǎng)副總裁stankopec先生說道。
“我們感到非常欣慰,這個(gè)成功引起了我們最大的競(jìng)爭(zhēng)者之一的注意,他們最近試圖跳上非易失的樂隊(duì)花車,即使用混合的、多芯片封裝器件也不能提供我們的非易失fpga的全部?jī)?yōu)勢(shì)。新的latticexp2非易失fpga具有增強(qiáng)的寬陣列,反映了我們“更多最佳”的理念,這是與使用我們latticexp器件用戶對(duì)話的結(jié)果。擁有增強(qiáng)的特性和低廉的價(jià)格,latticexp2將進(jìn)一步擴(kuò)展非易失fpga工藝的使用,加速fpga市場(chǎng)的這一重要領(lǐng)域的增長(zhǎng)”。
latticexp2系列
latticexp系列有5種容量從5k到40k的四輸入查找表(lut)器件。嵌入式存儲(chǔ)塊以18k位雙端口塊的形式可達(dá)885k位。對(duì)小的便箋式存儲(chǔ)器,lut還可以轉(zhuǎn)換成小的分布式存儲(chǔ)器塊。為了支持越來越多的dsp應(yīng)用,多達(dá)12個(gè)的sysdsp塊具有硬連線的高性能流水線乘和累加功能。器件多達(dá)4個(gè)鎖相環(huán),使設(shè)計(jì)者能根據(jù)設(shè)計(jì)的需求對(duì)齊和綜合時(shí)鐘。
當(dāng)今系統(tǒng)設(shè)計(jì)者愈加關(guān)注功耗,萊迪思設(shè)計(jì)的latticexp2系列針對(duì)低功耗采用了1.2伏的內(nèi)部電壓。此外,電路設(shè)計(jì)進(jìn)行了調(diào)整,每個(gè)邏輯功能的靜態(tài)功耗約減少了33%。這就是說,最大的器件密度加倍至40klut,與最大的latticexp2密度20klut相比較,最大的latticexp2系列成員的靜態(tài)功耗只增加了34%。
器件的i/o引腳數(shù)從86到540,靈活的i/o緩沖器支持大多數(shù)通用的i/o標(biāo)準(zhǔn),包括lvcmos,sstl,hstl和lvds。由工程預(yù)制的i/o邏輯支持這些緩沖器,這些工程預(yù)制的i/o邏輯簡(jiǎn)化了實(shí)現(xiàn)雙數(shù)據(jù)率(ddr)和源同步標(biāo)準(zhǔn)。這樣的組合支持400mbps的ddr存儲(chǔ)器接口,高性能adc/dac達(dá)750mbps,7:1lvds顯示接口大于600mbps。latticexp2有多個(gè)節(jié)省空間的球柵陣列封裝(csbga),薄的標(biāo)準(zhǔn)微間距球柵陣列封裝(ftbga和fpbga),以及通用的tqfp和pqfp可供選擇。
flexiflash結(jié)構(gòu)
閃存存儲(chǔ)器塊嵌入在latticexp2fpga內(nèi),用來存儲(chǔ)器件的配置,提供萊迪思稱之為flexiflash結(jié)構(gòu)的真正的單芯片解決方案。上電時(shí)或者根據(jù)用戶命令,存儲(chǔ)在閃存里的數(shù)據(jù)傳送到sram單元,以控制器件的配置。傳送是以整體的并行方式進(jìn)行的,大約用1毫秒的時(shí)間就可以使能器件的邏輯,先于系統(tǒng)中的其它器件,遠(yuǎn)比用外部引導(dǎo)prom的基于sram的fpga快,不管它們是分散在板上,還是堆于相同的封裝中。對(duì)于許多系統(tǒng)功能來說瞬時(shí)功能是很關(guān)鍵的,諸如上電時(shí)序、地址譯碼和復(fù)位邏輯。
通過保持片上的配置位流,latticexp2比多個(gè)器件或者多片模塊解決方案更加安全。配置讀回保護(hù)模式增強(qiáng)了安全性。64位的擦除/編程鎖防止意外或者未授權(quán)的編程。為了最終防止未授權(quán)的編程,提供了一次性編程(otp)模式?蛇x的128位aes加密可用來保護(hù)進(jìn)入器件的編程數(shù)據(jù)。
器件支持多達(dá)885k位的flashbak存儲(chǔ)器。這個(gè)高級(jí)功能使得源于閃存存儲(chǔ)器的嵌入式ram塊在上電時(shí)初始化。器件工作時(shí),設(shè)計(jì)者還可以選擇從ram塊寫更新的數(shù)據(jù)至閃存存儲(chǔ)器。這提供了一個(gè)方法以存儲(chǔ)諸如上電自測(cè)試(post)、微處理機(jī)代碼和校準(zhǔn)數(shù)據(jù)。另外的0.6到3.3k位的閃存存儲(chǔ)器以串行tag存儲(chǔ)器的形式提供,系統(tǒng)設(shè)計(jì)者可用來存儲(chǔ)器件修改的數(shù)據(jù)、電路板標(biāo)識(shí)和其它數(shù)據(jù)。
現(xiàn)場(chǎng)更新的綜合解決方案
電子設(shè)備設(shè)計(jì)成支持現(xiàn)場(chǎng)更新和排除故障呈日益增加的趨勢(shì)。關(guān)鍵為更新是可靠的,安全的,在許多情況下不要中斷設(shè)備的運(yùn)行。latticexp2器件能滿足這三個(gè)要求。為了防止由于現(xiàn)場(chǎng)更新期間通信或者系統(tǒng)故障造成下載不完整的新配置,“黃金配置”可以存儲(chǔ)在可選的外部spi引導(dǎo)存儲(chǔ)器,如果檢測(cè)到位流錯(cuò)誤,latticexp2可以從這個(gè)配置自動(dòng)地導(dǎo)入。片上用戶定義的128位aes密鑰和相關(guān)的電路使編程數(shù)據(jù)加密,安全地送入遠(yuǎn)端的器件,防止編程被截取和非法復(fù)制。器件還支持transfr(透明的現(xiàn)場(chǎng)重構(gòu))技術(shù),在新的配置載入latticexp2器件同時(shí)精確地控制i/o狀態(tài),這樣新的配置載入器件而整個(gè)設(shè)備繼續(xù)運(yùn)行。
新一
在推出前一代130納米latticexp系列之后兩年,萊迪思公布了最新產(chǎn)品,再次顯示了萊迪思在非易失fpga領(lǐng)域中的領(lǐng)導(dǎo)地位。萊迪思在非易失可編程邏輯領(lǐng)域擁有20年的經(jīng)驗(yàn),萊迪思的市場(chǎng)經(jīng)驗(yàn)已反復(fù)證明了在每一代新的工藝中,對(duì)于非易失解決方案的基本費(fèi)用減少了,越來越多的用戶將利用非易失的優(yōu)勢(shì)。
“fpga設(shè)計(jì)者喜歡我們的前一代產(chǎn)品,基于閃存的fpga系列l(wèi)atticexp,到目前為止全世界已有數(shù)千個(gè)設(shè)計(jì)”萊迪思市場(chǎng)副總裁stankopec先生說道。
“我們感到非常欣慰,這個(gè)成功引起了我們最大的競(jìng)爭(zhēng)者之一的注意,他們最近試圖跳上非易失的樂隊(duì)花車,即使用混合的、多芯片封裝器件也不能提供我們的非易失fpga的全部?jī)?yōu)勢(shì)。新的latticexp2非易失fpga具有增強(qiáng)的寬陣列,反映了我們“更多最佳”的理念,這是與使用我們latticexp器件用戶對(duì)話的結(jié)果。擁有增強(qiáng)的特性和低廉的價(jià)格,latticexp2將進(jìn)一步擴(kuò)展非易失fpga工藝的使用,加速fpga市場(chǎng)的這一重要領(lǐng)域的增長(zhǎng)”。
latticexp2系列
latticexp系列有5種容量從5k到40k的四輸入查找表(lut)器件。嵌入式存儲(chǔ)塊以18k位雙端口塊的形式可達(dá)885k位。對(duì)小的便箋式存儲(chǔ)器,lut還可以轉(zhuǎn)換成小的分布式存儲(chǔ)器塊。為了支持越來越多的dsp應(yīng)用,多達(dá)12個(gè)的sysdsp塊具有硬連線的高性能流水線乘和累加功能。器件多達(dá)4個(gè)鎖相環(huán),使設(shè)計(jì)者能根據(jù)設(shè)計(jì)的需求對(duì)齊和綜合時(shí)鐘。
當(dāng)今系統(tǒng)設(shè)計(jì)者愈加關(guān)注功耗,萊迪思設(shè)計(jì)的latticexp2系列針對(duì)低功耗采用了1.2伏的內(nèi)部電壓。此外,電路設(shè)計(jì)進(jìn)行了調(diào)整,每個(gè)邏輯功能的靜態(tài)功耗約減少了33%。這就是說,最大的器件密度加倍至40klut,與最大的latticexp2密度20klut相比較,最大的latticexp2系列成員的靜態(tài)功耗只增加了34%。
器件的i/o引腳數(shù)從86到540,靈活的i/o緩沖器支持大多數(shù)通用的i/o標(biāo)準(zhǔn),包括lvcmos,sstl,hstl和lvds。由工程預(yù)制的i/o邏輯支持這些緩沖器,這些工程預(yù)制的i/o邏輯簡(jiǎn)化了實(shí)現(xiàn)雙數(shù)據(jù)率(ddr)和源同步標(biāo)準(zhǔn)。這樣的組合支持400mbps的ddr存儲(chǔ)器接口,高性能adc/dac達(dá)750mbps,7:1lvds顯示接口大于600mbps。latticexp2有多個(gè)節(jié)省空間的球柵陣列封裝(csbga),薄的標(biāo)準(zhǔn)微間距球柵陣列封裝(ftbga和fpbga),以及通用的tqfp和pqfp可供選擇。
flexiflash結(jié)構(gòu)
閃存存儲(chǔ)器塊嵌入在latticexp2fpga內(nèi),用來存儲(chǔ)器件的配置,提供萊迪思稱之為flexiflash結(jié)構(gòu)的真正的單芯片解決方案。上電時(shí)或者根據(jù)用戶命令,存儲(chǔ)在閃存里的數(shù)據(jù)傳送到sram單元,以控制器件的配置。傳送是以整體的并行方式進(jìn)行的,大約用1毫秒的時(shí)間就可以使能器件的邏輯,先于系統(tǒng)中的其它器件,遠(yuǎn)比用外部引導(dǎo)prom的基于sram的fpga快,不管它們是分散在板上,還是堆于相同的封裝中。對(duì)于許多系統(tǒng)功能來說瞬時(shí)功能是很關(guān)鍵的,諸如上電時(shí)序、地址譯碼和復(fù)位邏輯。
通過保持片上的配置位流,latticexp2比多個(gè)器件或者多片模塊解決方案更加安全。配置讀回保護(hù)模式增強(qiáng)了安全性。64位的擦除/編程鎖防止意外或者未授權(quán)的編程。為了最終防止未授權(quán)的編程,提供了一次性編程(otp)模式?蛇x的128位aes加密可用來保護(hù)進(jìn)入器件的編程數(shù)據(jù)。
器件支持多達(dá)885k位的flashbak存儲(chǔ)器。這個(gè)高級(jí)功能使得源于閃存存儲(chǔ)器的嵌入式ram塊在上電時(shí)初始化。器件工作時(shí),設(shè)計(jì)者還可以選擇從ram塊寫更新的數(shù)據(jù)至閃存存儲(chǔ)器。這提供了一個(gè)方法以存儲(chǔ)諸如上電自測(cè)試(post)、微處理機(jī)代碼和校準(zhǔn)數(shù)據(jù)。另外的0.6到3.3k位的閃存存儲(chǔ)器以串行tag存儲(chǔ)器的形式提供,系統(tǒng)設(shè)計(jì)者可用來存儲(chǔ)器件修改的數(shù)據(jù)、電路板標(biāo)識(shí)和其它數(shù)據(jù)。
現(xiàn)場(chǎng)更新的綜合解決方案
電子設(shè)備設(shè)計(jì)成支持現(xiàn)場(chǎng)更新和排除故障呈日益增加的趨勢(shì)。關(guān)鍵為更新是可靠的,安全的,在許多情況下不要中斷設(shè)備的運(yùn)行。latticexp2器件能滿足這三個(gè)要求。為了防止由于現(xiàn)場(chǎng)更新期間通信或者系統(tǒng)故障造成下載不完整的新配置,“黃金配置”可以存儲(chǔ)在可選的外部spi引導(dǎo)存儲(chǔ)器,如果檢測(cè)到位流錯(cuò)誤,latticexp2可以從這個(gè)配置自動(dòng)地導(dǎo)入。片上用戶定義的128位aes密鑰和相關(guān)的電路使編程數(shù)據(jù)加密,安全地送入遠(yuǎn)端的器件,防止編程被截取和非法復(fù)制。器件還支持transfr(透明的現(xiàn)場(chǎng)重構(gòu))技術(shù),在新的配置載入latticexp2器件同時(shí)精確地控制i/o狀態(tài),這樣新的配置載入器件而整個(gè)設(shè)備繼續(xù)運(yùn)行。
新一
熱門點(diǎn)擊
- Xilinx FPGA全局時(shí)鐘和第二全局時(shí)鐘
- 使用C編譯器+ICD2調(diào)試程序需要注意的問題
- Altera發(fā)布低成本低功耗CPLD EPM
- 基于VHDL的彩燈控制
- 32位單精度浮點(diǎn)乘法器的FPGA實(shí)現(xiàn)
- FPGA與DDR3 SDRAM的接口設(shè)計(jì)
- DesignWare® USB 2.
- 基于IP模塊的PCI接口設(shè)計(jì)及FPGA實(shí)現(xiàn)
- 基于GCC的嵌入式程序插裝技術(shù)
- 組態(tài)王6.53
推薦技術(shù)資料
- 聲道前級(jí)設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級(jí)不同,EP9307-CRZ這臺(tái)分... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號(hào)調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究