PCB設(shè)計之電磁干擾及抑制
發(fā)布時間:2008/6/5 0:00:00 訪問次數(shù):432
電磁干擾是由電磁效應(yīng)而造成的干擾,由于pcb上的元器件及布線越來越密集,如果設(shè)計不當(dāng)就會產(chǎn)生電磁干擾。
為了抑制電磁干擾,可采取如下措施:
(1)合理布設(shè)導(dǎo)線
印制線應(yīng)遠離干擾源且不能切割磁力線;避免平行走線,雙面板可以交叉通過,單面板可以通過“飛線”跨過;避免成環(huán),防止產(chǎn)生環(huán)形天線效應(yīng);時鐘信號布線應(yīng)與地線靠近,對于數(shù)據(jù)總線的布線應(yīng)在每兩根之間夾一根地線或緊挨著地址引線放置;為了抑制出現(xiàn)在印制導(dǎo)線終端的反射干擾,可在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。
(2)采用屏蔽措施
可設(shè)置大面積的屏蔽地線和專用屏蔽線以屏蔽弱信號不受干擾。
(3)去耦電容的配置
在直流供電電路中,負(fù)載的變化會引起電源噪聲并通過電源及配線對電路產(chǎn)生干擾。為抑制這種干擾,可在單元電路的供電端接一個10一lootaf的電解電容器;可在集成電路的供電端配置一個680pf-0.1uf的陶瓷電容器或4—10個芯片配置一個1~10心的電解電容器;對rom、ram等芯片應(yīng)在電源線(vcc)和地線((gnd)間直接接入去耦電容等。
為了抑制電磁干擾,可采取如下措施:
(1)合理布設(shè)導(dǎo)線
印制線應(yīng)遠離干擾源且不能切割磁力線;避免平行走線,雙面板可以交叉通過,單面板可以通過“飛線”跨過;避免成環(huán),防止產(chǎn)生環(huán)形天線效應(yīng);時鐘信號布線應(yīng)與地線靠近,對于數(shù)據(jù)總線的布線應(yīng)在每兩根之間夾一根地線或緊挨著地址引線放置;為了抑制出現(xiàn)在印制導(dǎo)線終端的反射干擾,可在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。
(2)采用屏蔽措施
可設(shè)置大面積的屏蔽地線和專用屏蔽線以屏蔽弱信號不受干擾。
(3)去耦電容的配置
在直流供電電路中,負(fù)載的變化會引起電源噪聲并通過電源及配線對電路產(chǎn)生干擾。為抑制這種干擾,可在單元電路的供電端接一個10一lootaf的電解電容器;可在集成電路的供電端配置一個680pf-0.1uf的陶瓷電容器或4—10個芯片配置一個1~10心的電解電容器;對rom、ram等芯片應(yīng)在電源線(vcc)和地線((gnd)間直接接入去耦電容等。
電磁干擾是由電磁效應(yīng)而造成的干擾,由于pcb上的元器件及布線越來越密集,如果設(shè)計不當(dāng)就會產(chǎn)生電磁干擾。
為了抑制電磁干擾,可采取如下措施:
(1)合理布設(shè)導(dǎo)線
印制線應(yīng)遠離干擾源且不能切割磁力線;避免平行走線,雙面板可以交叉通過,單面板可以通過“飛線”跨過;避免成環(huán),防止產(chǎn)生環(huán)形天線效應(yīng);時鐘信號布線應(yīng)與地線靠近,對于數(shù)據(jù)總線的布線應(yīng)在每兩根之間夾一根地線或緊挨著地址引線放置;為了抑制出現(xiàn)在印制導(dǎo)線終端的反射干擾,可在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。
(2)采用屏蔽措施
可設(shè)置大面積的屏蔽地線和專用屏蔽線以屏蔽弱信號不受干擾。
(3)去耦電容的配置
在直流供電電路中,負(fù)載的變化會引起電源噪聲并通過電源及配線對電路產(chǎn)生干擾。為抑制這種干擾,可在單元電路的供電端接一個10一lootaf的電解電容器;可在集成電路的供電端配置一個680pf-0.1uf的陶瓷電容器或4—10個芯片配置一個1~10心的電解電容器;對rom、ram等芯片應(yīng)在電源線(vcc)和地線((gnd)間直接接入去耦電容等。
為了抑制電磁干擾,可采取如下措施:
(1)合理布設(shè)導(dǎo)線
印制線應(yīng)遠離干擾源且不能切割磁力線;避免平行走線,雙面板可以交叉通過,單面板可以通過“飛線”跨過;避免成環(huán),防止產(chǎn)生環(huán)形天線效應(yīng);時鐘信號布線應(yīng)與地線靠近,對于數(shù)據(jù)總線的布線應(yīng)在每兩根之間夾一根地線或緊挨著地址引線放置;為了抑制出現(xiàn)在印制導(dǎo)線終端的反射干擾,可在傳輸線的末端對地和電源端各加接一個相同阻值的匹配電阻。
(2)采用屏蔽措施
可設(shè)置大面積的屏蔽地線和專用屏蔽線以屏蔽弱信號不受干擾。
(3)去耦電容的配置
在直流供電電路中,負(fù)載的變化會引起電源噪聲并通過電源及配線對電路產(chǎn)生干擾。為抑制這種干擾,可在單元電路的供電端接一個10一lootaf的電解電容器;可在集成電路的供電端配置一個680pf-0.1uf的陶瓷電容器或4—10個芯片配置一個1~10心的電解電容器;對rom、ram等芯片應(yīng)在電源線(vcc)和地線((gnd)間直接接入去耦電容等。
熱門點擊
- 交通違章視頻查詢系統(tǒng)
- Synopsys工具介紹(一)
- ORCAD/PSPICE 9中新元件的創(chuàng)建
- 場效應(yīng)管(mosfet)參數(shù)符號意義
- 如何應(yīng)對客戶定單未到就催發(fā)貨?
- 高速IC激光打標(biāo)機的研制
- 離子注入
- 常見濕法蝕刻技術(shù)
- SMT錫膏印刷技術(shù)
- NE532 產(chǎn)品簡介
推薦技術(shù)資料
- 100A全集成電源模塊R
- Teseo-VIC6A GNSS車用精準(zhǔn)定位
- 高效先進封裝工藝
- 模數(shù)轉(zhuǎn)換器 (Analog-to-Digit
- 集成模數(shù)轉(zhuǎn)換器(ADC)
- 128 通道20 位電流數(shù)字轉(zhuǎn)換器̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究