DSP48A操作簡介
發(fā)布時(shí)間:2008/9/17 0:00:00 訪問次數(shù):806
dsp48a的運(yùn)算部分包括一個(gè)18位的預(yù)加器,其后是一個(gè)18×18的二進(jìn)制補(bǔ)碼乘法器,再后面通過兩個(gè)48位數(shù)據(jù)通路多路復(fù)用器(x,z)連接二輸入的48位加法器/減法器。數(shù)據(jù)和控制輸入端口可直接輸入dsp48a的運(yùn)算單元,也可通過1級(jí)或2級(jí)流水寄存器輸入,該結(jié)構(gòu)有助于實(shí)現(xiàn)不同的及高度流水運(yùn)作的dsp應(yīng)用。a,b數(shù)據(jù)輸入端口支持1級(jí)或2級(jí)流水寄存輸入,其他數(shù)據(jù)或控制端口可寄存一次。當(dāng)使用流水寄存器時(shí),dsp48a的全速率為250 mhz。
在最基本的操作模式中,加法器/減法器的輸入可來自于上級(jí)的多路復(fù)用器,進(jìn)位選擇邏輯和乘法器。式(11-3)描述了加法器/減法器的輸出。carryin和x的輸出`總是相加,其結(jié)果可與z的輸出相加或減:
adder out (z ± (x + carryin)) (11-3)
式(11-4)描述了一種典型的使用乘法器的情況。a和b輸入數(shù)據(jù)相乘,然后結(jié)果和c輸入相加/減。當(dāng)使用乘法功能時(shí),加法器/減法器的輸入將使用x多路復(fù)用器的輸出,乘法器36位乘積在輸出給乘法器之前將符號(hào)擴(kuò)展為48位:
adder out=c±(a×b+carryin) (11 -4)
式(11-5)描述了b,d輸入通過預(yù)加器相加減的情況。預(yù)加器的結(jié)果和a相乘,再與c相加。該方程可有效實(shí)現(xiàn)對(duì)稱型的濾波器:
adder out=c±(a×(d±b)+carryin) (ii-5)
下圖為dsp48a的簡化形式,8位opmode控制二輸入加/減法器的數(shù)據(jù)來源以及預(yù)加器和加法器/減法器的功能。在任何情況下,36位的數(shù)據(jù)經(jīng)過多路復(fù)用器符號(hào)擴(kuò)展為48位數(shù)據(jù)輸入給后面的加法器/減法器;36位操作數(shù)和48位累加器輸出,保證位(保證不溢出的位數(shù))的位數(shù)為12。這樣在溢出發(fā)生前可進(jìn)行的乘累加的次數(shù)為4 096次,組合opmode,carryinsel和carryin可控制預(yù)加器及加法器/減法器的功能。
圖 dsp48a的簡化形式
歡迎轉(zhuǎn)載,信息來自維庫電子市場(chǎng)網(wǎng)(www.dzsc.com)
dsp48a的運(yùn)算部分包括一個(gè)18位的預(yù)加器,其后是一個(gè)18×18的二進(jìn)制補(bǔ)碼乘法器,再后面通過兩個(gè)48位數(shù)據(jù)通路多路復(fù)用器(x,z)連接二輸入的48位加法器/減法器。數(shù)據(jù)和控制輸入端口可直接輸入dsp48a的運(yùn)算單元,也可通過1級(jí)或2級(jí)流水寄存器輸入,該結(jié)構(gòu)有助于實(shí)現(xiàn)不同的及高度流水運(yùn)作的dsp應(yīng)用。a,b數(shù)據(jù)輸入端口支持1級(jí)或2級(jí)流水寄存輸入,其他數(shù)據(jù)或控制端口可寄存一次。當(dāng)使用流水寄存器時(shí),dsp48a的全速率為250 mhz。
在最基本的操作模式中,加法器/減法器的輸入可來自于上級(jí)的多路復(fù)用器,進(jìn)位選擇邏輯和乘法器。式(11-3)描述了加法器/減法器的輸出。carryin和x的輸出`總是相加,其結(jié)果可與z的輸出相加或減:
adder out (z ± (x + carryin)) (11-3)
式(11-4)描述了一種典型的使用乘法器的情況。a和b輸入數(shù)據(jù)相乘,然后結(jié)果和c輸入相加/減。當(dāng)使用乘法功能時(shí),加法器/減法器的輸入將使用x多路復(fù)用器的輸出,乘法器36位乘積在輸出給乘法器之前將符號(hào)擴(kuò)展為48位:
adder out=c±(a×b+carryin) (11 -4)
式(11-5)描述了b,d輸入通過預(yù)加器相加減的情況。預(yù)加器的結(jié)果和a相乘,再與c相加。該方程可有效實(shí)現(xiàn)對(duì)稱型的濾波器:
adder out=c±(a×(d±b)+carryin) (ii-5)
下圖為dsp48a的簡化形式,8位opmode控制二輸入加/減法器的數(shù)據(jù)來源以及預(yù)加器和加法器/減法器的功能。在任何情況下,36位的數(shù)據(jù)經(jīng)過多路復(fù)用器符號(hào)擴(kuò)展為48位數(shù)據(jù)輸入給后面的加法器/減法器;36位操作數(shù)和48位累加器輸出,保證位(保證不溢出的位數(shù))的位數(shù)為12。這樣在溢出發(fā)生前可進(jìn)行的乘累加的次數(shù)為4 096次,組合opmode,carryinsel和carryin可控制預(yù)加器及加法器/減法器的功能。
圖 dsp48a的簡化形式
歡迎轉(zhuǎn)載,信息來自維庫電子市場(chǎng)網(wǎng)(www.dzsc.com)
熱門點(diǎn)擊
- DSP48E功能描述
- DSP48E的基本操作
- OPMODE、ALUMODE和ALUMODE
- 新型視頻解碼器—SAF7115(NXP)
- DSP48A操作簡介
- 15款新型DSP低功耗處理器(TI)
- Spartan-3-ADSP DSP48A單
- Xilinx的數(shù)字信號(hào)處理解決方案
- 多聲道環(huán)繞聲音頻DSP-CS49DV8(Ci
- DSP48E端口列表及其功能描述
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- 100A全集成電源模塊R
- Teseo-VIC6A GNSS車用精準(zhǔn)定位
- 高效先進(jìn)封裝工藝
- 模數(shù)轉(zhuǎn)換器 (Analog-to-Digit
- 集成模數(shù)轉(zhuǎn)換器(ADC)
- 128 通道20 位電流數(shù)字轉(zhuǎn)換器̴
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究