FPL的基準(zhǔn)
發(fā)布時(shí)間:2008/12/17 0:00:00 訪問次數(shù):684
為fpl元器件提供客觀的標(biāo)準(zhǔn)可不是一項(xiàng)簡單任務(wù)。通常要根據(jù)設(shè)計(jì)者的經(jīng)驗(yàn)和技巧以及設(shè)計(jì)工具的特點(diǎn)來預(yù)測其性能。為了確定一個(gè)有效基準(zhǔn),xilinx、altera 和actel共同建立了可編程電子產(chǎn)品性能協(xié)議(programmable electromc performance cooperative,prep),到目前為止已經(jīng)有10多個(gè)成員。prep己經(jīng)為fpl開發(fā)了9種不同的基準(zhǔn),我們在表1中總結(jié)出了這些標(biāo)準(zhǔn)。強(qiáng)調(diào)基準(zhǔn)的中心思想就是每個(gè)廠商利用自己的元器件和軟件工具在規(guī)定的元器件中盡可能多次實(shí)現(xiàn)簡單的模塊,同時(shí)盡可能地提高速度。一個(gè)元器件中相同邏輯模塊的實(shí)例數(shù)量稱為重復(fù)率(repetition),這是所有基準(zhǔn)的基礎(chǔ)。對照dsp而言,表1中的基準(zhǔn)5和6是相關(guān)聯(lián)的。在圖1中按照相對于頻率的形式給出了actel(ak)、altera(ok)和xilinx(xk)的典型元器件的重復(fù)率。由此可以得出結(jié)論:現(xiàn)代的fpga系列提供了最佳的dsp復(fù)雜度和最高速度。這要?dú)w結(jié)于現(xiàn)代的元器件提供了允許快速進(jìn)位邏輯延遲(每比特小于0.5納秒)的能力,它不需要昂貴的“超前進(jìn)位”譯碼器就可以提供多位寬的快速加法電路。盡管prep基準(zhǔn)對于比較等效門數(shù)量和提高速度是有益的,但對于具體的應(yīng)用而言,其他的屬性也是非常重要的。這些屬性包括:
·陣列乘法器(如18×18位的)
·嵌入式硬件微處理器(如32位risc powerpc)
·芯片內(nèi)的ram或
·支持zbt、ddr、qdr、sdram的其他內(nèi)存
·管腳到管腳之間的延遲
·內(nèi)部三態(tài)總線
·讀回或邊界掃描譯碼器
·可編程電壓變化速度或者i/o的電壓
·功耗
·超高速串行接口
相對于其他屬性而言,其中一些屬性與dsp應(yīng)用更為相關(guān)(這要取決于具體的應(yīng)用)。在表2中總結(jié)了這些關(guān)鍵屬性的實(shí)用性。第1列是制造商,第2列是元器件系列的名稱。第3ˉ8列給出了(對于大多數(shù)dsp應(yīng)用而言)相關(guān)屬性:(3)支持加法器或減法器的快速進(jìn)位邏輯;(4)18×18位寬的嵌入式陣列乘法器;(5)由lo實(shí)現(xiàn)的芯片內(nèi)的ram;(6)大于1kb規(guī)模的芯片內(nèi)大型存儲(chǔ)區(qū);(7)嵌入式微處理器:xinlinx上ibm的powerpc或altera元器件上的arm處理器以及(8)元器件的預(yù)定價(jià)格以及是否有貨。停產(chǎn)用d標(biāo)出。低價(jià)的元器件標(biāo)有一個(gè)$,中間價(jià)格范圍的元器件標(biāo)為$$,而高價(jià)范圍的元器件標(biāo)為$$$。
表1 fpl的prep基準(zhǔn)
表2 altera和xilinx fpga系列dsp的特性
圖1 fpl的基準(zhǔn)
圖2總結(jié)了一些典型fpl元器件的功耗。從中可以看到,cpld(altera)通常具有較高的“備用”功耗,在更高頻率的應(yīng)用場合下,預(yù)期fpga(xilinx和actel)的功耗會(huì)更高一些。在1.4.2節(jié)可以找到更為詳細(xì)的功率分析示例。
圖2 fpl的功耗
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
為fpl元器件提供客觀的標(biāo)準(zhǔn)可不是一項(xiàng)簡單任務(wù)。通常要根據(jù)設(shè)計(jì)者的經(jīng)驗(yàn)和技巧以及設(shè)計(jì)工具的特點(diǎn)來預(yù)測其性能。為了確定一個(gè)有效基準(zhǔn),xilinx、altera 和actel共同建立了可編程電子產(chǎn)品性能協(xié)議(programmable electromc performance cooperative,prep),到目前為止已經(jīng)有10多個(gè)成員。prep己經(jīng)為fpl開發(fā)了9種不同的基準(zhǔn),我們在表1中總結(jié)出了這些標(biāo)準(zhǔn)。強(qiáng)調(diào)基準(zhǔn)的中心思想就是每個(gè)廠商利用自己的元器件和軟件工具在規(guī)定的元器件中盡可能多次實(shí)現(xiàn)簡單的模塊,同時(shí)盡可能地提高速度。一個(gè)元器件中相同邏輯模塊的實(shí)例數(shù)量稱為重復(fù)率(repetition),這是所有基準(zhǔn)的基礎(chǔ)。對照dsp而言,表1中的基準(zhǔn)5和6是相關(guān)聯(lián)的。在圖1中按照相對于頻率的形式給出了actel(ak)、altera(ok)和xilinx(xk)的典型元器件的重復(fù)率。由此可以得出結(jié)論:現(xiàn)代的fpga系列提供了最佳的dsp復(fù)雜度和最高速度。這要?dú)w結(jié)于現(xiàn)代的元器件提供了允許快速進(jìn)位邏輯延遲(每比特小于0.5納秒)的能力,它不需要昂貴的“超前進(jìn)位”譯碼器就可以提供多位寬的快速加法電路。盡管prep基準(zhǔn)對于比較等效門數(shù)量和提高速度是有益的,但對于具體的應(yīng)用而言,其他的屬性也是非常重要的。這些屬性包括:
·陣列乘法器(如18×18位的)
·嵌入式硬件微處理器(如32位risc powerpc)
·芯片內(nèi)的ram或
·支持zbt、ddr、qdr、sdram的其他內(nèi)存
·管腳到管腳之間的延遲
·內(nèi)部三態(tài)總線
·讀回或邊界掃描譯碼器
·可編程電壓變化速度或者i/o的電壓
·功耗
·超高速串行接口
相對于其他屬性而言,其中一些屬性與dsp應(yīng)用更為相關(guān)(這要取決于具體的應(yīng)用)。在表2中總結(jié)了這些關(guān)鍵屬性的實(shí)用性。第1列是制造商,第2列是元器件系列的名稱。第3ˉ8列給出了(對于大多數(shù)dsp應(yīng)用而言)相關(guān)屬性:(3)支持加法器或減法器的快速進(jìn)位邏輯;(4)18×18位寬的嵌入式陣列乘法器;(5)由lo實(shí)現(xiàn)的芯片內(nèi)的ram;(6)大于1kb規(guī)模的芯片內(nèi)大型存儲(chǔ)區(qū);(7)嵌入式微處理器:xinlinx上ibm的powerpc或altera元器件上的arm處理器以及(8)元器件的預(yù)定價(jià)格以及是否有貨。停產(chǎn)用d標(biāo)出。低價(jià)的元器件標(biāo)有一個(gè)$,中間價(jià)格范圍的元器件標(biāo)為$$,而高價(jià)范圍的元器件標(biāo)為$$$。
表1 fpl的prep基準(zhǔn)
表2 altera和xilinx fpga系列dsp的特性
圖1 fpl的基準(zhǔn)
圖2總結(jié)了一些典型fpl元器件的功耗。從中可以看到,cpld(altera)通常具有較高的“備用”功耗,在更高頻率的應(yīng)用場合下,預(yù)期fpga(xilinx和actel)的功耗會(huì)更高一些。在1.4.2節(jié)可以找到更為詳細(xì)的功率分析示例。
圖2 fpl的功耗
歡迎轉(zhuǎn)載,信息來自維庫電子市場網(wǎng)(www.dzsc.com)
上一篇:DSP的技術(shù)要求
上一篇:FPGA按技術(shù)分類
熱門點(diǎn)擊
- FPGA技術(shù)按顆粒度分類
- DDS各部分的具體參數(shù)
- 數(shù)字信號(hào)處理FPGA的結(jié)構(gòu)
- 基于FPGA的DDS任意波形發(fā)生器
- DSP概述
- 數(shù)字信號(hào)處理FPGA的仿真
- 數(shù)字信號(hào)處理FPGA設(shè)計(jì)的編譯
- DDS的基本原理
- DSP嵌入式系統(tǒng)主程序代碼
- DDS的基本參數(shù)計(jì)算公式
推薦技術(shù)資料
- 業(yè)余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細(xì)]
- PWM輸入功率驅(qū)動(dòng)器工作原理
- 隔離式 DC/DC 變換器和模
- 解讀集成4 個(gè)高效降壓 DC/
- 數(shù)字隔離功能全集成 DC/DC
- 集成低噪聲電流輸入模數(shù)轉(zhuǎn)換器 (ADC)應(yīng)用
- 128 通道20 位電流數(shù)字轉(zhuǎn)換器應(yīng)用探究
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究