輸出負(fù)載加重的情況
發(fā)布時間:2012/5/10 20:11:00 訪問次數(shù):2641
然而,如圖3.1所示,使用發(fā)射極負(fù)APT1222載電阻RE的射極跟隨器,在取出很大電流(接上阻抗低的負(fù)載)時,輸出波形的負(fù)惻被截去,此現(xiàn)象必須引起注意。
照片3.7為負(fù)載電阻為680Q,輸入8VP-P,正弦波時的輸出波形。如果沒有接負(fù)載電阻,輸出波形應(yīng)該是8 Vp_p的正弦波。但因接了阻抗低的負(fù)載,則負(fù)側(cè)的波形被截去。
照片3.8是此時的發(fā)射極電位饑的波形。在無信號時的發(fā)射極電位VE(6.6V)與GND的中點處(3.3V),vE被截去。
圖3.6是輸出波形變負(fù)時的射極跟隨器的等效電路圖。無信號時,能流過發(fā)射極的電流為9.7mA(設(shè)計值為lOmA,但是在實際電路中為6.6V/680C1=9.7mA),電流源接上RE與RL。
當(dāng)交流地來看這個電路時,則因R。與R。是并聯(lián)連接的,其兩端電壓降不在-3.3V(≈9.7mA×340fl)以下。
這樣,帶電阻負(fù)載的射極跟隨器,如沒有預(yù)先將空載電流增大到比最大輸出電流還要大一些時,輸出波形的負(fù)側(cè)就被切去,不能得到最大的輸出電壓。必頹注意這種情況。
空載電流增大到何種程度為好呢?它隨必要的輸出電壓值與最大輸出電流值而有所不同。
使用如圖3.3所示的PNP晶體管的電路中,輸出波形的正側(cè)被截去了。
然而,如圖3.1所示,使用發(fā)射極負(fù)APT1222載電阻RE的射極跟隨器,在取出很大電流(接上阻抗低的負(fù)載)時,輸出波形的負(fù)惻被截去,此現(xiàn)象必須引起注意。
照片3.7為負(fù)載電阻為680Q,輸入8VP-P,正弦波時的輸出波形。如果沒有接負(fù)載電阻,輸出波形應(yīng)該是8 Vp_p的正弦波。但因接了阻抗低的負(fù)載,則負(fù)側(cè)的波形被截去。
照片3.8是此時的發(fā)射極電位饑的波形。在無信號時的發(fā)射極電位VE(6.6V)與GND的中點處(3.3V),vE被截去。
圖3.6是輸出波形變負(fù)時的射極跟隨器的等效電路圖。無信號時,能流過發(fā)射極的電流為9.7mA(設(shè)計值為lOmA,但是在實際電路中為6.6V/680C1=9.7mA),電流源接上RE與RL。
當(dāng)交流地來看這個電路時,則因R。與R。是并聯(lián)連接的,其兩端電壓降不在-3.3V(≈9.7mA×340fl)以下。
這樣,帶電阻負(fù)載的射極跟隨器,如沒有預(yù)先將空載電流增大到比最大輸出電流還要大一些時,輸出波形的負(fù)側(cè)就被切去,不能得到最大的輸出電壓。必頹注意這種情況。
空載電流增大到何種程度為好呢?它隨必要的輸出電壓值與最大輸出電流值而有所不同。
使用如圖3.3所示的PNP晶體管的電路中,輸出波形的正側(cè)被截去了。
熱門點擊
- 使用PNP晶體管的共基極放大電路
- 芯片內(nèi)部結(jié)構(gòu)
- 電應(yīng)力對電子元器件可靠性的影響分析
- FMEA方法
- 輸出負(fù)載加重的情況
- 節(jié)點各模塊及調(diào)用關(guān)系
- 直流可調(diào)穩(wěn)壓電源
- 無線傳感器網(wǎng)絡(luò)節(jié)點通信芯片的選擇
- 絕緣件結(jié)構(gòu)設(shè)計
- 繞組絕緣失效模式分析
推薦技術(shù)資料
- 單片機版光立方的制作
- N視頻: http://v.youku.comN_sh... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究