用N溝JFET和負(fù)電源的電路
發(fā)布時(shí)間:2012/5/22 19:44:38 訪問次數(shù):726
圖4.15是采用N溝JFET和負(fù)電源的TFP410PAP源極跟隨器電路。即使用負(fù)電源也能夠作成N溝JFET源極跟隨器。使用負(fù)電源時(shí)基本的電路構(gòu)成與圖4.1的電路沒有什么改變。與使用正電源電路的不同之處僅在于將正電源變?yōu)镚ND,將GND變?yōu)樨?fù)電源。
圖4.15中,使用2SK330GR,并設(shè)定漏極電流JD=2mA。由2SK330GR的數(shù)據(jù)表中得到這時(shí)VGS=-1.5~0.3V。在計(jì)算電路常數(shù)時(shí)取其分散范圍的中間值VS=-0.9V。
為使電路簡單起見,柵極電位設(shè)定為GND與負(fù)電位的中間值-7.5V,源極電阻為4.3kQ,所以設(shè)定ID=2mA(實(shí)際上,由于VGS值分散在-1.5—0.3V之間,所以ID也相應(yīng)地存在分散值)。
在使用負(fù)電源的電路中必須注意電解電容器的極性。圖4.15中,認(rèn)為輸入輸出端的直流電位為OV,所以耦合電容的極性是輸入輸出端一側(cè)為正極性。當(dāng)該電路前后還接續(xù)有其他電路時(shí),要考慮所接續(xù)電路的直流電位來決定耦合電容的極性。
圖4.15是采用N溝JFET和負(fù)電源的TFP410PAP源極跟隨器電路。即使用負(fù)電源也能夠作成N溝JFET源極跟隨器。使用負(fù)電源時(shí)基本的電路構(gòu)成與圖4.1的電路沒有什么改變。與使用正電源電路的不同之處僅在于將正電源變?yōu)镚ND,將GND變?yōu)樨?fù)電源。
圖4.15中,使用2SK330GR,并設(shè)定漏極電流JD=2mA。由2SK330GR的數(shù)據(jù)表中得到這時(shí)VGS=-1.5~0.3V。在計(jì)算電路常數(shù)時(shí)取其分散范圍的中間值VS=-0.9V。
為使電路簡單起見,柵極電位設(shè)定為GND與負(fù)電位的中間值-7.5V,源極電阻為4.3kQ,所以設(shè)定ID=2mA(實(shí)際上,由于VGS值分散在-1.5—0.3V之間,所以ID也相應(yīng)地存在分散值)。
在使用負(fù)電源的電路中必須注意電解電容器的極性。圖4.15中,認(rèn)為輸入輸出端的直流電位為OV,所以耦合電容的極性是輸入輸出端一側(cè)為正極性。當(dāng)該電路前后還接續(xù)有其他電路時(shí),要考慮所接續(xù)電路的直流電位來決定耦合電容的極性。
上一篇:噪聲和總諧波失真
熱門點(diǎn)擊
- 共基極電路十射極跟隨器
- 三防設(shè)計(jì)
- 總諧波失真率
- 何謂阻抗匹配
- 源極跟隨器的設(shè)計(jì)
- MOS集成電路
- 永磁直流電動(dòng)機(jī)的故障樹分析
- 極限應(yīng)力試驗(yàn)
- 高通濾波器電路
- 使輸入電容變大的米勒效應(yīng)
推薦技術(shù)資料
- 聲道前級設(shè)計(jì)特點(diǎn)
- 與通常的Hi-Fi前級不同,EP9307-CRZ這臺分... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究