局部平面所在的區(qū)域不要布信號線
發(fā)布時間:2017/6/28 19:28:15 訪問次數(shù):473
晶振、晶體和所有的應(yīng)用時鐘的電路(如Buffer、驅(qū)動器等,這些器件通常也具有高速、高邊沿速率特性)放在一個局部地平面上是一種降低晶振、TFP410PAP晶體等時鐘電路共模輻射的一種簡單而有效的方法。局部地平面是PCB上的一片局部敷銅,它通常在PCB的器件(表層)面通過晶振的地引腳和至少兩個過孔直接連接到PCB內(nèi)部的主地平面上。除此之外,時鐘驅(qū)動器、緩沖器等必須鄰近振蕩器放置。局部地平面應(yīng)該延伸到支持邏輯電路的下面。晶振下的局部地平面實例如圖6.108所示。
注意:局部平面所在的區(qū)域不要布信號線
圖6,108 晶振下的局部地平面實例
在時鐘產(chǎn)生區(qū)域下面放置局部地平面的主要原因是:在晶體和時鐘電路下面的局部地平面可以為晶體及相關(guān)電路內(nèi)部產(chǎn)生的共模RF電流提供通路,使RF場控制在較小的范圍內(nèi)從而使RF發(fā)射最小。為了承受流到局部地平面的差模RF電流,需要將局部地平面與系統(tǒng)中內(nèi)層的其他地平面多點相連。將表層局部地平面與PCB內(nèi)部的主地平面通過低阻抗的過孔相連。有時為了提高局部地平面的性能,將時鐘產(chǎn)生電路靠近機殼地的連接點放置,會有更好的效果。
同時應(yīng)當(dāng)避免有穿過局部地平面的布線,否則將破壞局部地平面的作用。如果有布線穿過局部地平面,將引起局部地平面的不連續(xù),產(chǎn)生小地環(huán)路電位。在較高的頻率范圍內(nèi),這個地環(huán)路會帶來一些問題。
晶振、晶體和所有的應(yīng)用時鐘的電路(如Buffer、驅(qū)動器等,這些器件通常也具有高速、高邊沿速率特性)放在一個局部地平面上是一種降低晶振、TFP410PAP晶體等時鐘電路共模輻射的一種簡單而有效的方法。局部地平面是PCB上的一片局部敷銅,它通常在PCB的器件(表層)面通過晶振的地引腳和至少兩個過孔直接連接到PCB內(nèi)部的主地平面上。除此之外,時鐘驅(qū)動器、緩沖器等必須鄰近振蕩器放置。局部地平面應(yīng)該延伸到支持邏輯電路的下面。晶振下的局部地平面實例如圖6.108所示。
注意:局部平面所在的區(qū)域不要布信號線
圖6,108 晶振下的局部地平面實例
在時鐘產(chǎn)生區(qū)域下面放置局部地平面的主要原因是:在晶體和時鐘電路下面的局部地平面可以為晶體及相關(guān)電路內(nèi)部產(chǎn)生的共模RF電流提供通路,使RF場控制在較小的范圍內(nèi)從而使RF發(fā)射最小。為了承受流到局部地平面的差模RF電流,需要將局部地平面與系統(tǒng)中內(nèi)層的其他地平面多點相連。將表層局部地平面與PCB內(nèi)部的主地平面通過低阻抗的過孔相連。有時為了提高局部地平面的性能,將時鐘產(chǎn)生電路靠近機殼地的連接點放置,會有更好的效果。
同時應(yīng)當(dāng)避免有穿過局部地平面的布線,否則將破壞局部地平面的作用。如果有布線穿過局部地平面,將引起局部地平面的不連續(xù),產(chǎn)生小地環(huán)路電位。在較高的頻率范圍內(nèi),這個地環(huán)路會帶來一些問題。
熱門點擊
- 基本光刻工藝流程
- 源阻抗模擬網(wǎng)絡(luò)LIsN內(nèi)部原理
- 氣體放電管的續(xù)流遮斷是沒計電路需要重點考慮的
- 分布參數(shù)是指電阻器的分布電感和分布電容
- 實際電源中的LC差模濾波電路的插入損耗曲線
- 刻蝕均勻性
- 掩模板的基本構(gòu)造及質(zhì)量要求
- TMAH對硅的刻蝕速率隨著溫度的升高而增加
- 塑料外殼連接器選型與ESD
- 先用陪片確定預(yù)淀積工藝條件
推薦技術(shù)資料
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究