利用OP放大器的假想接地的切換電路
發(fā)布時間:2012/6/1 18:59:06 訪問次數(shù):1187
在圖13.6和圖13.14的電路中,利用電阻使柵極SP3483CN-L電位與源極電位相等,使得JFET導通。這是因為源極電位因輸入信號而變動,通過柵極電位追隨源極電位的變化,使得維持VGS=OV。這就是說柵極電位不是固定的,而是處于自由狀態(tài)使JFET導通。但是如果把源極電位固定在一定值,使它與輸入信號無關,那么柵極電位就不再處于自由狀態(tài),給它加一定的電壓也能夠使JFET導通。
圖13.16就是從這種考慮出發(fā),利用OP放大器的假想接地使JFET的驅動方法簡單化的模擬開關電路。這個電路通過控制信號選擇輸入1~4中的某一個來切換輸出信號。但是OP放大器是作為反轉放大器使用的,所以輸入輸出的相位反轉。
之所以把反轉輸入端叫做假想接地點,是因為當OP放大器作為反轉放大器使用時,如果非反轉輸入端接地(如圖13. 16的電路中是用5.lkfl的電阻接地的),那么反轉輸入端即使不接地,它的電位也變成了OV。這時把JFET連接在反轉輸入端即假想接地點土,不管輸入信號的大小是多少,源極電位總是固定在OV,所以能夠通過給柵極加固定電壓使FET接通/斷開。
圖13.16的電路中,由于使用了P溝JFET 2SJ105-Y、GR,所以控制輸入(FET的柵極)為OV(L電平)時就能夠導通,為+5V(H電平)時則截止。
FET當然也可以采用N溝JFET。不過這時為了使FET截止必須給柵極加負電壓,所以不容易與一般的邏輯電路匹配。
二極管Di~D4的作用是當FET截止、輸入端輸入大的正電壓時,防止FET的溝道一柵極間的PN結導通致使電路出現(xiàn)反常動作。如果按圖示的方向連接二極管,那么FET的漏極電壓不高于+0.6V(一二極管的正向電壓降)。
在圖13.6和圖13.14的電路中,利用電阻使柵極SP3483CN-L電位與源極電位相等,使得JFET導通。這是因為源極電位因輸入信號而變動,通過柵極電位追隨源極電位的變化,使得維持VGS=OV。這就是說柵極電位不是固定的,而是處于自由狀態(tài)使JFET導通。但是如果把源極電位固定在一定值,使它與輸入信號無關,那么柵極電位就不再處于自由狀態(tài),給它加一定的電壓也能夠使JFET導通。
圖13.16就是從這種考慮出發(fā),利用OP放大器的假想接地使JFET的驅動方法簡單化的模擬開關電路。這個電路通過控制信號選擇輸入1~4中的某一個來切換輸出信號。但是OP放大器是作為反轉放大器使用的,所以輸入輸出的相位反轉。
之所以把反轉輸入端叫做假想接地點,是因為當OP放大器作為反轉放大器使用時,如果非反轉輸入端接地(如圖13. 16的電路中是用5.lkfl的電阻接地的),那么反轉輸入端即使不接地,它的電位也變成了OV。這時把JFET連接在反轉輸入端即假想接地點土,不管輸入信號的大小是多少,源極電位總是固定在OV,所以能夠通過給柵極加固定電壓使FET接通/斷開。
圖13.16的電路中,由于使用了P溝JFET 2SJ105-Y、GR,所以控制輸入(FET的柵極)為OV(L電平)時就能夠導通,為+5V(H電平)時則截止。
FET當然也可以采用N溝JFET。不過這時為了使FET截止必須給柵極加負電壓,所以不容易與一般的邏輯電路匹配。
二極管Di~D4的作用是當FET截止、輸入端輸入大的正電壓時,防止FET的溝道一柵極間的PN結導通致使電路出現(xiàn)反常動作。如果按圖示的方向連接二極管,那么FET的漏極電壓不高于+0.6V(一二極管的正向電壓降)。
上一篇:采用P溝JFET的電路
上一篇:采用光MOS的模擬開關
熱門點擊
- 正向傳輸導納yfS的頻率特性例
- 使用PNP晶體管的渥爾曼電路
- 基極一發(fā)射極間電壓為0.6V
- 確定Rc與RE的方法
- 功率損耗的計算
- 采用達林頓連接的高輸入阻抗放大電路
- 共發(fā)射極放大電路的工作點
- 高增益、高輸入阻抗放大電路
- 采用光MOS的模擬開關
- 源極跟隨器+OP放大器
推薦技術資料
- 硬盤式MP3播放器終級改
- 一次偶然的機會我結識了NE0 2511,那是一個遠方的... [詳細]