時鐘脈沖
發(fā)布時間:2012/12/8 19:15:21 訪問次數(shù):5514
(1)觸發(fā)器中的控制信號是時EP3C10F256C6N鐘脈沖,時鐘脈沖是由專門的脈沖發(fā)生器產(chǎn)生的矩形脈沖,它的工作頻率相當(dāng)穩(wěn)定和準(zhǔn)確。時鐘脈沖對觸發(fā)器進(jìn)行有效觸發(fā)的情況也是不同的。圖8-52所示是時鐘脈沖示意圖。
從圖8-52中可看出,詈時鐘脈沖高電平時為1,低電平為0。脈沖從0變?yōu)閘時稱為上升沿,或稱為前沿。當(dāng)時鐘脈沖從1變?yōu)?時,稱為下降沿,或稱為后沿。觸發(fā)器觸發(fā)時,要么是前沿觸發(fā),要么是后沿觸發(fā),在脈沖的其他期間對觸發(fā)器是不能觸發(fā)的。在時鐘脈沖持續(xù)為1期間稱為“使能”(使能的英文是Enable),在時鐘脈沖持續(xù)為0期間稱為“不使能”。
(2)對于CP在上升沿觸發(fā)的觸發(fā)器稱為正邊沿觸發(fā)器,對于CP脈沖在下降沿觸發(fā)的觸發(fā)器稱為負(fù)邊沿觸發(fā)器。
(3)分析觸發(fā)器時要特別注意它們的觸發(fā)方式,主從觸發(fā)器僅在時鐘脈沖CP由1變?yōu)?的時刻翻轉(zhuǎn),這屬于下降沿觸發(fā)器。維持阻塞型觸發(fā)器僅在CP脈沖由0變?yōu)?時刻翻轉(zhuǎn),屬于上升沿觸發(fā)器。
(1)觸發(fā)器中的控制信號是時EP3C10F256C6N鐘脈沖,時鐘脈沖是由專門的脈沖發(fā)生器產(chǎn)生的矩形脈沖,它的工作頻率相當(dāng)穩(wěn)定和準(zhǔn)確。時鐘脈沖對觸發(fā)器進(jìn)行有效觸發(fā)的情況也是不同的。圖8-52所示是時鐘脈沖示意圖。
從圖8-52中可看出,詈時鐘脈沖高電平時為1,低電平為0。脈沖從0變?yōu)閘時稱為上升沿,或稱為前沿。當(dāng)時鐘脈沖從1變?yōu)?時,稱為下降沿,或稱為后沿。觸發(fā)器觸發(fā)時,要么是前沿觸發(fā),要么是后沿觸發(fā),在脈沖的其他期間對觸發(fā)器是不能觸發(fā)的。在時鐘脈沖持續(xù)為1期間稱為“使能”(使能的英文是Enable),在時鐘脈沖持續(xù)為0期間稱為“不使能”。
(2)對于CP在上升沿觸發(fā)的觸發(fā)器稱為正邊沿觸發(fā)器,對于CP脈沖在下降沿觸發(fā)的觸發(fā)器稱為負(fù)邊沿觸發(fā)器。
(3)分析觸發(fā)器時要特別注意它們的觸發(fā)方式,主從觸發(fā)器僅在時鐘脈沖CP由1變?yōu)?的時刻翻轉(zhuǎn),這屬于下降沿觸發(fā)器。維持阻塞型觸發(fā)器僅在CP脈沖由0變?yōu)?時刻翻轉(zhuǎn),屬于上升沿觸發(fā)器。
上一篇:觸發(fā)器基本功能和組成
上一篇:克服空翻的方法
熱門點(diǎn)擊
- 突用立體聲解碼器集成電路LA3361
- 調(diào)幅收音機(jī)集成電路AGC電路
- 時鐘脈沖
- D觸發(fā)器
- 或門電路
- MOS非門電路
- 集成運(yùn)放電路組成方框圖
- 調(diào)整管變形電路
- 脈沖調(diào)寬電路
- 集成運(yùn)算放大器構(gòu)成的電壓比較器
推薦技術(shù)資料
- 驅(qū)動板的原理分析
- 先來看看原理圖。圖8所示為底板及其驅(qū)動示意圖,F(xiàn)M08... [詳細(xì)]
- CV/CC InnoSwitch3-AQ 開
- URF1DxxM-60WR3系
- 1-6W URA24xxN-x
- 閉環(huán)磁通門信號調(diào)節(jié)芯片NSDRV401
- SK-RiSC-SOM-H27X-V1.1應(yīng)
- RISC技術(shù)8位微控制器參數(shù)設(shè)
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究