高速電路設(shè)計(jì)
發(fā)布時(shí)間:2017/3/8 22:10:12 訪問(wèn)次數(shù):638
通常認(rèn)為如果數(shù)字邏輯電路的頻率達(dá)到或者超過(guò)0~s~~sOMHz,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)的一部分(如1/3),就稱(chēng)為高速電路。GAL16V8D-10LJ實(shí)際上,信號(hào)邊沿的諧波頻率比信號(hào)本身的頻率高,是信號(hào)快速變化的上升沿與下降沿(或稱(chēng)信號(hào)的跳變)引發(fā)了信號(hào)傳輸?shù)姆穷A(yù)期結(jié)果。因此,通常約定如果PCB走線傳播延時(shí)大于1/2數(shù)字信號(hào)驅(qū)動(dòng)端的上升時(shí)間,則認(rèn)為此類(lèi)信號(hào)是高速信號(hào)并產(chǎn)生傳輸線效應(yīng)。
信號(hào)的傳遞發(fā)生在信號(hào)狀態(tài)改變的瞬間,如上升或下降時(shí)間。信號(hào)從驅(qū)動(dòng)端到接收端經(jīng)過(guò)一段固定的時(shí)間,如果傳輸時(shí)間小于1/2的上或下降時(shí)間,那么來(lái)自接收端的反射信號(hào)將在信號(hào)改變狀態(tài)之前到達(dá)驅(qū)動(dòng)端。反之,反射信號(hào)將在信號(hào)改變狀態(tài)之后到達(dá)驅(qū)動(dòng)端。如果反射信號(hào)很強(qiáng),疊加的波形就有可能會(huì)改變邏輯狀態(tài)。
通常認(rèn)為如果數(shù)字邏輯電路的頻率達(dá)到或者超過(guò)0~s~~sOMHz,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)的一部分(如1/3),就稱(chēng)為高速電路。GAL16V8D-10LJ實(shí)際上,信號(hào)邊沿的諧波頻率比信號(hào)本身的頻率高,是信號(hào)快速變化的上升沿與下降沿(或稱(chēng)信號(hào)的跳變)引發(fā)了信號(hào)傳輸?shù)姆穷A(yù)期結(jié)果。因此,通常約定如果PCB走線傳播延時(shí)大于1/2數(shù)字信號(hào)驅(qū)動(dòng)端的上升時(shí)間,則認(rèn)為此類(lèi)信號(hào)是高速信號(hào)并產(chǎn)生傳輸線效應(yīng)。
信號(hào)的傳遞發(fā)生在信號(hào)狀態(tài)改變的瞬間,如上升或下降時(shí)間。信號(hào)從驅(qū)動(dòng)端到接收端經(jīng)過(guò)一段固定的時(shí)間,如果傳輸時(shí)間小于1/2的上或下降時(shí)間,那么來(lái)自接收端的反射信號(hào)將在信號(hào)改變狀態(tài)之前到達(dá)驅(qū)動(dòng)端。反之,反射信號(hào)將在信號(hào)改變狀態(tài)之后到達(dá)驅(qū)動(dòng)端。如果反射信號(hào)很強(qiáng),疊加的波形就有可能會(huì)改變邏輯狀態(tài)。
熱門(mén)點(diǎn)擊
- 搭接電阻的要求
- 高阻型運(yùn)算放大器
- 波阻抗
- 環(huán)路面積
- 變像管和像增強(qiáng)管
- 聲表面濾波器(sAWF)
- 波阻抗
- 邊沿速率問(wèn)題
- 電磁騷擾(EMI)的定義
- 電子管的定義、圖形符號(hào)與命名方法
推薦技術(shù)資料
- 滑雪繞樁機(jī)器人
- 本例是一款非常有趣,同時(shí)又有一定調(diào)試難度的玩法。EDE2116AB... [詳細(xì)]
- 650V雙向GaNFast氮化鎵功率芯片
- 業(yè)內(nèi)領(lǐng)先8英寸硅基氮化鎵技術(shù)工
- 新一代600V超級(jí)接面MOSFET KP38
- KEC 第三代SuperJunction M
- KEC半導(dǎo)體650V碳化硅(SiC)肖特基二
- Arrow Lake U 系列
- 多媒體協(xié)處理器SM501在嵌入式系統(tǒng)中的應(yīng)用
- 基于IEEE802.11b的EPA溫度變送器
- QUICCEngine新引擎推動(dòng)IP網(wǎng)絡(luò)革新
- SoC面世八年后的產(chǎn)業(yè)機(jī)遇
- MPC8xx系列處理器的嵌入式系統(tǒng)電源設(shè)計(jì)
- dsPIC及其在交流變頻調(diào)速中的應(yīng)用研究